加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

工程师说 | 满足下一代5G-A无线和1.6Tbps有线时钟要求

10/18 11:00
1164
阅读需 9 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

Steve Lou,Principal Product Marketing Specialist

FemtoClock™ 3无线(3W)有两个主要应用:一个是有线通信中224G PAM SerDes参考时钟,另一个是无线通信中“5G Advanced”无线电单元或小型蜂窝。

由于最近GPU farm/AI节点的增加,Gen AI的所有网络速度都将从112G PAM4 Serdes转移到224G PAM4 SerDes(从 800G到1.6T)。多家以太网芯片供应商–Broadcom、Nvidia、Marvell和Cisco将很快在市场上推出以太网交换机芯片组解决方案,超低抖动时钟解决方案对他们来说变得至关重要。FemtoClock 3W(RC38312A)针对此应用。

关于RC38312A的更多信息您可复制以下链接至浏览器中打开查看:

https://www.renesas.cn/zh/products/clocks-timing/femtoclock-low-phase-noise-frequency-synthesizers/rc38312-femtoclock-3-wireless-3-channel-ultra-low-phase-noise-synchronizer-and-jitter-attenuator-12-outputs

图1 FemtoClock 3W(RC38312A)框图

RC38312A功能

▪ 超低相位噪声合成器,12kHz至20MHz区间的RMS jitter低于25fs RMS,在4MHz HPF条件下获得。

▪ 3个DPLL和3个FOD,支持4个频域

▪ 支持JESD204B/C。

▪ 12个时钟输出,带独立整数分频器

- 8:LVDS、HCSL(AC-LVPECL)或CML。

- 4:LVDS、HCSL(AC-LVPECL)或LVCMOS

▪ 输出频率范围:

- CML:DC to 2.5GHz。

- LVDS或HCSL:DC to 1GHz。

- LVCOMS:DC to 250MHz。

▪ 4个差分或8个单端时钟输入。

▪ 可采用1.8V单电源供电。

▪ 功耗小于1.5W。

224G PAM4 SerDes的时钟要求

224G PAM4 SerDes的时钟要求非常严格,而FemtoClock 3W可以满足这些要求。224G PAM4的抖动要求低于25fs(12kHz至20MHz),在4MHz HPF条件下,FemtoClock 3W有充分的裕量满足该要求。

图2 显示20fs超低抖动的图表

支持有线和无线的时钟应用

RF频率合成器是当代先进的通信技术软件定义无线电系统中的重要组件。这些合成器的频谱纯净度至关重要,因为它直接影响可实现的最大数据速率和信噪特性。在RF应用中,频率合成器必须提供具有宽调谐范围和精确频率分辨率的高频时钟。要达到这些苛刻的性能标准,不仅需要有限的功耗和紧凑的芯片面积,还需要最小的杂散和相位噪声。

在实际的1024-QAM应用中,您可以了解抖动对图的影响。该协议仍然有助于减少错误。在商用SDR通信系统中,最佳时钟抖动性能是赢得顶级客户业务的关键。它会影响传输距离和数据速率。

高级架构

在4G无线电设计中,PLL系统使用外部VCXO提供低抖动时钟解决方案,JESD204B/C由PLL和FPGA实现。复杂性和成本是触发创新的关键因素,而同步使用的是另一个DPLL。它使定时系统带有同步DPLL、FPGA和带有外部VCXO的双环路抖动衰减器,总共4个组件。

在当代无线射频设计中,FemtoClock 3W进行了改进,包括支持低相位噪声PLL的单芯片、3DPLL、3小数输出分频器(FOD)、Combo总线、SysREF/JESD204B/C引擎和用于同步应用的TimeSync模块。

用于无线射频应用的超低相位噪声

如前所述,相位噪声对于毫米波无线射频应用至关重要。FemtoClock 3W基于BGA封装(低串扰)、低相位噪声PLL(Kronos PLL)、最高2.5GHz CML输出(高频输出通道)、相位调整和补偿而设计。

图3 122.88MHz的相位噪声曲线

3GPP时间表

Rel-19内容是在2023年12月的TSG(#102)上决定的,对于定义“5G-Advanced”的客户来说至关重要。

图4 3GPP时间表

资料来源:https://www.3gpp.org/specifications-technologies/releases/release-19

结论

FemtoClock 3W是瑞萨电子最新的PLL技术,支持无线和有线应用。采用单个1.8V电源,提供最低的功耗和超低相位抖动时钟输出。

FemtoClock 3W是无线射频单元和1.6T以太网交换机的224G PAM4 SerDes参考时钟的最佳时钟解决方案。

如需获取并评估FemtoClock 3W,请扫描下方二维码或复制链接至浏览器中打开查看:

RC38208A-EVK

https://www.renesas.cn/zh/products/clocks-timing/jitter-attenuators-frequency-translation/rc38208a-evk-femtoclock-3-wireless-ultra-low-phase-noise-synchronizer-and-jitter-attenuator-evaluation-kit

RC38312A-EVK

https://www.renesas.cn/zh/products/clocks-timing/jitter-attenuators-frequency-translation/rc38312a-evk-femtoclock-3-wireless-ultra-low-phase-noise-synchronizer-and-jitter-attenuator-evaluation-kit

需要技术支持?

如您在使用瑞萨MCU/MPU产品中有任何问题,可识别下方二维码或复制网址到浏览器中打开,进入瑞萨技术论坛寻找答案或获取在线技术支持。

https://community-ja.renesas.com/zh/forums-groups/mcu-mpu/

瑞萨电子

瑞萨电子

(RENESAS)于2003年4月1日—由日立制作所半导体部门和三菱电机半导体部门合并成立。RENESAS结合了日立与三菱在半导体领域方面的先进技术和丰富经验,是无线网络、汽车、消费与工业市场设计制造嵌入式半导体的全球领先供应商。创立日期2003年4月1日公司法人董事长&CEO伊藤达业务范围单片机逻辑模拟等的系统LSI、分立半导体元件、SRAM等的存储器开发、设计、制造、销售、服务的提供。集团成员44家公司(日本20家,日本以外24家)年度销售额2006财年(截止至2007年3月):9526亿日元(约83亿美元)从业人员:26000人(全世界20个国家、43家公司)瑞萨科技是世界十大半导体芯片供应商之一,在很多诸如移动通信、汽车电子和PC/AV 等领域获得了全球最高市场份额。瑞萨集成电路设计(北京)有限公司苏州分公司(RDB-SU)是瑞萨科技全资子公司,2004年1月成立以来,现已拥有150多名优秀工程师,承担着家电和汽车电子领域MCU的一系列设计工作,并在2006年4月开始开发面向中国市场的MCU。

(RENESAS)于2003年4月1日—由日立制作所半导体部门和三菱电机半导体部门合并成立。RENESAS结合了日立与三菱在半导体领域方面的先进技术和丰富经验,是无线网络、汽车、消费与工业市场设计制造嵌入式半导体的全球领先供应商。创立日期2003年4月1日公司法人董事长&CEO伊藤达业务范围单片机逻辑模拟等的系统LSI、分立半导体元件、SRAM等的存储器开发、设计、制造、销售、服务的提供。集团成员44家公司(日本20家,日本以外24家)年度销售额2006财年(截止至2007年3月):9526亿日元(约83亿美元)从业人员:26000人(全世界20个国家、43家公司)瑞萨科技是世界十大半导体芯片供应商之一,在很多诸如移动通信、汽车电子和PC/AV 等领域获得了全球最高市场份额。瑞萨集成电路设计(北京)有限公司苏州分公司(RDB-SU)是瑞萨科技全资子公司,2004年1月成立以来,现已拥有150多名优秀工程师,承担着家电和汽车电子领域MCU的一系列设计工作,并在2006年4月开始开发面向中国市场的MCU。收起

查看更多

相关推荐

电子产业图谱

瑞萨电子提供创新嵌入式设计和完整半导体解决方案。作为专业微控制器供应商、模拟功率器件和SoC产品领导者,瑞萨电子为汽车、工业、家居、办公自动化、信息通信等应用提供综合解决方案。详见瑞萨官网。我们将与您分享近期产品技术资讯和新闻动态。