扫码关注
电子硬件助手
元器件查询
扫码加入BCD码(Binary-Coded Decimal),用4位二进制数来表示1位十进制数中的0~9这10个数码,是一种二进制的数字编码形式,用二进制编码的十进制代码。BCD码这种编码形式利用了四个位元来储存一个十进制的数码,使二进制和十进制之间的转换得以快捷的进行。这种编码技巧最常用于会计系统的设计里,因为会计制度经常需要对很长的数字串作准确的计算。相对于一般的浮点式记数法,采用BCD码,既可保存数值的精确度,又可免去使计算机作浮点运算时所耗费的时间。此外,对于其他需要高精确度的计算,BCD编码亦很常用。
BCD码(Binary-Coded Decimal),用4位二进制数来表示1位十进制数中的0~9这10个数码,是一种二进制的数字编码形式,用二进制编码的十进制代码。BCD码这种编码形式利用了四个位元来储存一个十进制的数码,使二进制和十进制之间的转换得以快捷的进行。这种编码技巧最常用于会计系统的设计里,因为会计制度经常需要对很长的数字串作准确的计算。相对于一般的浮点式记数法,采用BCD码,既可保存数值的精确度,又可免去使计算机作浮点运算时所耗费的时间。此外,对于其他需要高精确度的计算,BCD编码亦很常用。收起
查看更多
FPGA Quartus
电子时钟控制电路设计VHDL代码Quartus仿真
FPGA verilog
模可变计数器设计Verilog代码Quartus仿真
FPGA verilog
数字钟设计Verilog代码Quartus DE2-115开发板
FPGA verilog
BCD码计数器设计Verilog代码Quartus DE2开发板
FPGA verilog
基于FPGA的BCD码加法器设计Verilog代码Quartus仿真
FPGA Quartus
基于FPGA的BCD计数译码显示电路设计VHDL代码Quartus仿真
FPGA verilog
BCD码计数器Verilog代码vivado仿真
FPGA Quartus
Quartus出租车计费器VHDL代码仿真
FPGA verilog
8位BCD加法器DE1-SOC开发板verilog
FPGA Quartus
共阴数码管显示设计VHDL代码Quartus仿真