加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入

数字逻辑电路

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

数字逻辑电路课程是南京理工大学于2017年09月04日首次在中国大学MOOC开设的慕课、国家精品在线开放课程。该课程授课教师是王建新、蒋立平、班恬、姜萍、花汉兵、谭雪琴。据2021年3月中国大学MOOC官网显示,该课程已开课8次。数字逻辑电路课程共有14单元,包括数字逻辑基础、逻辑代数的标准形式、组合逻辑电路的分析与设计、Verilog HDL和FPGA设计入门、同步时序电路的分析、半导体存储器及可编程逻辑器件等内容。

数字逻辑电路课程是南京理工大学于2017年09月04日首次在中国大学MOOC开设的慕课、国家精品在线开放课程。该课程授课教师是王建新、蒋立平、班恬、姜萍、花汉兵、谭雪琴。据2021年3月中国大学MOOC官网显示,该课程已开课8次。数字逻辑电路课程共有14单元,包括数字逻辑基础、逻辑代数的标准形式、组合逻辑电路的分析与设计、Verilog HDL和FPGA设计入门、同步时序电路的分析、半导体存储器及可编程逻辑器件等内容。收起

查看更多

电路方案

查看更多

设计资料

查看更多
  • 数字逻辑怎么把逻辑图画成电路图
    猎芯小编教你将数字逻辑中的逻辑图画成电路图是一个涉及多个步骤的过程,以下是一个详细的指导: 一、理解逻辑图 首先,需要深入理解逻辑图所表达的逻辑功能。逻辑图通常使用与、或、非等逻辑门符号来表示逻辑变量之间的关系。理解这些符号及其代表的逻辑操作是转换的第一步。 二、列出逻辑表达式 从逻辑图的输入端开始,逐级写出每个逻辑符号输出端的逻辑表达式。这通常涉及将逻辑门符号(如与门、或门、非门)转换为对应的逻
  • 数字逻辑电路之逻辑门非逻辑
    在数字电路中,基础逻辑门最后一个为非门,非门又叫反向器,是将输入信号取反然后输出。
    3048
    2021/10/30
  • Verilog HDL基础之:程序基本结构
    Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言,也是一种结构描述的语言。也就是说,既可以用电路的功能描述,也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。
  • Verilog HDL基础之:组合逻辑电路的实现(原创)
    Verilog HDL基础之:组合逻辑电路的实现。数字逻辑电路分为两种,分别是组合逻辑与时序逻辑。组合逻辑:输出只是当前输入逻辑电平的函数(有延时),与电路的原始状态无关的逻辑电路。时序逻辑:输出不只是当前输入的逻辑电平的函数,还与电路目前所处的状态有关。
  • 发射极功能逻辑电路
    发射极功能逻辑电路(Emitter-Coupled Logic, ECL)是一种常用的数字逻辑电路,广泛应用于高速和高性能的数字系统中。ECL电路以其快速响应、稳定性和低功耗而闻名,并在通信、计算机和数据传输等领域得到广泛应用。