加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 1.jk触发器是什么
    • 2.jk触发器的工作原理
    • 3.jk触发器的上升沿和下降沿
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

jk触发器是上升沿还是下降沿

2021/04/05
3649
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

jk触发器数字逻辑电路中非常重要的一种时序电路,常用于存储和控制数据流。本文将详细介绍jk触发器的定义、工作原理及其上升沿和下降沿的概念。

1.jk触发器是什么

jk触发器是一种带有时钟输入的触发器,它具有两个非常重要的输入端口:j(即“开”)和k(即“关”)。它们分别被用来设置和清除触发器存储的值,当时钟信号到来时,触发器会根据j和k的状态改变输出端口的值。

2.jk触发器的工作原理

jk触发器的工作原理基于SR(Set-Reset)触发器,但它避免了SR触发器中可能产生的无效状态。在一个jk触发器中,j和k两个输入可以同时为1或0,在不同的情况下会出现不同的状态转移。

具体来说,当j=1、k=0并且时钟信号由低到高(即上升沿)时,触发器将会设置,并输出1。 当j=0、k=1并且时钟信号由低到高(即上升沿)时,触发器则会清除,并输出0。而当j=k=1,并且时钟信号由低到高(即上升沿)时,则会翻转当前存储的值,如原本为0则变为1;原来为1则变为0。

3.jk触发器的上升沿和下降沿

数字电路中,上升沿和下降沿是非常重要的概念。在上面的介绍中,我们也提到了,jk触发器的状态转换是与时钟信号上升沿相关的。

简单来说,上升沿是指时钟信号从低电平高电平的过渡过程,而下降沿则是指从高电平到低电平的过渡。因此,在jk触发器的工作原理中,我们可以用上升沿和下降沿来描述触发器的状态转移。

相关推荐

电子产业图谱