下表列出了主要特性,包括在该系列的不同成员之间存在差异的特性。未列出的特性适用于该系列的所有成员。
- 高效的32位56800EX数字信号处理器(DSP)引擎,具有修改过的双哈佛架构:
- 三条内部地址总线
- 四条内部数据总线:两条32位主总线,一条16位次级数据总线和一条16位指令总线
- 32位数据访问
- 支持同一周期内的并发指令获取和双数据访问
- 20种寻址模式
- 核心频率为80 MHz时,最高可达8000万条指令每秒(MIPS)
- 162条基本指令
- 指令集支持分数算术和整数算术
- 32位内部主数据总线支持8位、16位和32位数据传输,以及加法、减法和逻辑操作
- 单周期16 x 16位-> 32位和32 x 32位-> 64位乘法累加器(MAC),带有双并行移动
- 32位算术和逻辑多位移器
- 四个36位累加器,包括扩展位
- 并行指令集具有独特的DSP寻址模式
- 硬件DO和REP循环
- 位反转地址模式,有效支持DSP和快速傅里叶变换算法
- 完全复制的寄存器栈,用于零开销的上下文保存和恢复:九个复制寄存器对应于九个地址寄存器(R0、R1、R2、R3、R4、R5、N、N3、M01)
- 指令集支持DSP和控制器功能
- 控制器风格的寻址模式和指令支持紧凑的代码
- 增强的位操作指令集
- 高效的C编译器和局部变量支持
- 软件子程序和中断堆栈,堆栈深度仅受内存限制
- 中断级别的优先级设置
- JTAG/增强片上仿真(OnCE)可实现不显著干扰且与处理器速度无关的实时调试