以下设计准则提供了在将对数字噪声敏感的模拟电路与数字电路结合时,特别是当涉及高频率或高电流电路时所需的常见最佳实践的板布局。
1.1 元件布置
1.2 接地策略
1.3 旁路和去耦电容
1.4 供电平面
1.5 多层板
1.6 信号布线
ADC设计指南
以下设计准则提供了在将对数字噪声敏感的模拟电路与数字电路结合时,特别是当涉及高频率或高电流电路时所需的常见最佳实践的板布局。
1.1 元件布置
1.2 接地策略
1.3 旁路和去耦电容
1.4 供电平面
1.5 多层板
1.6 信号布线
器件型号 | 数量 | 器件厂商 | 器件描述 | 数据手册 | ECAD模型 | 风险等级 | 参考价格 | 更多信息 |
---|---|---|---|---|---|---|---|---|
SI5338B-B-GMR | 1 | Silicon Laboratories Inc | Processor Specific Clock Generator, 350MHz, CMOS, QFN-24 |
ECAD模型 下载ECAD模型 |
|
$13.39 | 查看 | |
MK70FN1M0VMJ12R | 1 | Freescale Semiconductor | 32-BIT, FLASH, 120MHz, RISC MICROCONTROLLER, PBGA256, 17 X 17 MM, MAPBGA-256 |
|
|
暂无数据 | 查看 | |
CP2102N-A02-GQFN24R | 1 | Silicon Laboratories Inc | USB Bus Controller, CMOS, QFN-24 |
ECAD模型 下载ECAD模型 |
|
$2.59 | 查看 |