作者:Rich Nowakowski,Sarmad Abedin
具有集成点对点串行通信或模拟前端(AFE)的高级处理器和片上系统(SoC)需要具有低输出电压纹波的电源,以保持信号完整性并提高性能。处理器负载点(POL)电源的输出电压纹波要求可以低于2 mv,约为典型设计纹波的十分之一,这给同步降压变换器的设计带来了很大的限制。由于处理器的输出电流要求超过了线性后置稳压器的能力,采用二级滤波器,更高的开关频率和额外的输出电容大大降低了POL的纹波。同步降压转换器有几种不同的控制体系结构,每种结构都有独特的方法来确保低纹波电压设计时的稳定性。
本文比较了三种不同的控制架构:外部补偿电压模式、恒定开时间和可选择补偿电流模式,以实现1mV的输出电压纹波,并提供了使用相同电气规格的测试数据进行比较,包括输出电压纹波、解决方案大小、负载瞬变和效率。