DSP56603是可编程CMOS数字信号处理器(DSP)DSP56600核系列的成员。DSP56600核每个时钟周期可以执行一条指令。这款60MHz芯片包括了各种外设和大容量存储器(3K×24程序ROM,16.5K×24程序RAM,以及8K×16的X-和Y-数据RAM),针对处理密集型、具有成本效益、低功耗的数字移动通信应用进行了优化。特殊的开关模式允许对芯片内部存储器进行重新配置。DSP56600核包括数据算术逻辑单元(ALU)、地址生成单元、程序控制器、程序修补检测器、总线接口单元、片上仿真(OnCE™)/JTAG端口以及基于锁相环(PLL)的时钟生成器。DSP56603扩展区域包括程序和数据存储器,一个三路定时器模块,一个8位主机接口(HI08)端口,以及两个16位同步串行接口(SSI)端口(见图1)。DSP56603还提供了3到34个GPIO线路,取决于使用的用户使能外设,以及四个外部专用中断线路。DSP56603专门设计用于低功耗数字无线电话应用,可以执行各种定点数字信号处理算法。由于其大容量RAM,DSP56603支持快速代码开发,缩短上市时间。基于ROM的DSP56602是大规模生产的更具成本效益的解决方案。