课程简介:
Verilog RTL 编程实践最大的特点是工程实践和代码分析,适合数字集成电路设计人员学习,已达到快速掌握Verilog芯片设计语言,熟悉逻辑仿真和逻辑综合技术的目的。该课程主要讲授数字集成电路设计中常用的理论和技能,以及芯片设计中常遇到的仿真和综合方法。该课程包含多个典型的数字电路设计实例:计数器,存储器,状态机,FIFO,串并转换器等,尤其是数字电路设计中PLL设计应用,时序仿真中的延迟反标,可测试性设计以及功能仿真等实用技术。
该课程重点在于提高数字芯片设计的工程实践能力,全面掌握Verilog设计数字电路的设计方法。学习完该课程可以胜任数字集成电路设计工程师的职位。