加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 1.74LS373引脚图及功能表
    • 2.74LS373的工作原理
    • 3.74LS373逻辑电路真值表
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

74ls373

09/05 12:00
43.1万
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

74LS373是一种集成电路芯片,属于低功耗SchottkyTTL(Transistor-Transistor Logic)系列。它包含8个透明的D型锁存器,每个锁存器都带有输出极,可以在时钟脉冲的边缘触发。该器件主要用于数字系统中数据的暂存、分拣和选择。

阅读更多行业资讯,可移步与非原创AI视觉产业调研报告中国本土电源管理芯片产业地图本土MCU厂商三大维度对比等产业分析可查阅。

1.74LS373引脚图及功能表

引脚编号 符号 名称 描述
1~8 D0~D7 数据输入 用于输入需要暂存的8位数据
11,12,14 OEn, Latch Enable, Output Enable 使能控制端 OEn为高电平时,输出无效;Latch Enable为高电平时,锁存器开始工作;Output Enable为低电平时,允许数据输出。
9,10,13,15 GND, Q0~Q7 供电和数据输出 GND是地线,Q0~Q7是存储在锁存器中的数据的输出。

2.74LS373的工作原理

74LS373的工作可以分为两个部分:数据输入和控制信号处理。当Latch Enable输入信号为高电平时,锁存器开始工作,将输入的数据存储到相应的锁存器中。当Output Enable输入信号为低电平时,锁存器中存储的数据可以输出到Q0~Q7引脚。同时,若OEn输入为低电平,则输出无效。

3.74LS373逻辑电路真值表

以下是74LS373锁存器的逻辑电路真值表:

Dn LE OE Qn
L H X No change
H H X No change
X X L High impedance
X X H Stored data

X表示逻辑电平不确定,H表示高电平,L表示低电平。

相关推荐

电子产业图谱