加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 一、高速电路的定义
    • 二、高速电路信号完整性问题
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

什么是高速电路 高速电路信号完整性分析

2022/07/13
1129
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

原文标题:PCB设计之高速电路

在工作中经常会遇到有人问什么是高速电路,或者在设计高速电路的时候需要注意什么。每当遇到这种问题就头脑发懵,其实不同的产品、不同的人对其都有不同的理解。今天简单总结一下最基本的一些概念包括对高速电路的理解、什么是信号完整性还有信号的带宽等。

一、高速电路的定义

本人从各种资料和书中看到许多关于高速电路的定义,可能不同的产品对于高速信号的定义不同,具体还要看设计的产品类型,简单整理主要有以下几种:

1.是指由于信号的高速变化使电路中的模拟特性,如导线的电感电容等发生作用的电路。

2.信号工作频率超过50MHz,并且在这个频率之上的电路已经占到了整个电子系统相当的分量。

3.根据信号的上升沿和下降沿的时间来定义。

4.大家通常比较熟悉的DDR、Serdes、UFS等一些上G传输速率的layout

二、高速电路信号完整性问题

信号完整性要求就是信号从发送端到互连传输过程中以正确的时序、幅度及相位到达接受端,并且接受端能正常的工作,或者可以说信号在互连传输中能很好的保持时域和频域的特性。通常还有以下两种定义:

1.当信号的边沿时间小于4-6倍的互连传输时延,需要考虑信号的完整性问题。

2.当线传播时延大于驱动端的上升沿或下降沿将会引起传输的非预期的结果。

3.下面在简单说下时域和频域的关系,因为当初本人接触到这两个概念是一头雾水,很懵:

 

以上资料主要参考《Cadence 高速电路设计》、《ANSYS信号完整性分析与仿真实例》

如有雷同或错误,希望各位大神留言指正,感谢!!

相关推荐

电子产业图谱

凡亿教育,电子工程师梦工厂,自成立以来,凡亿教育一直秉承“凡事用心,亿起进步”的态度,致力于打造电子设计实战培训教育品牌,推进电子设计专业应用型人才培养。