在产业数字化的推进过程中,各行各业不仅仅对芯片设计的多样性要求更高,也对功耗提出了全新挑战。为了不断追求更佳的功耗目标,下一代处理器内核,例如最新的Arm®内核,也变得更大、更复杂。在传统方法下,一般直到布局布线的最后阶段才会着手解决电源完整性问题,但这可能会导致设计后期ECO,甚至更改整套电源网格策略,从而严重影响设计进度。
为帮助开发者应对功耗挑战,新思科技的数字设计专家Shankar Vellanthurai将在本次研讨会中,在线演示使用 Fusion Compiler™快速、易部署的Redhawk-Fusion和IC Validator in-design 设计流程。该流程利用机器学习在5纳米节点的Arm®Cortex®-A78内核上实现功耗目标。同时,Shankar还将详细与您讨论以下功耗签核技术:
● 动态功耗整形(Dynamic Power Shaping)
● IR感知布局
● IR感知CCD
● IR感知ECO
● 电源网格增强(PGA)
日期:2021年02月24日(下周三)
时间: 北京时间 13:00 – 14:00
嘉宾介绍
Shankar Vellanthurai
Arm解决方案组
新思科技
作为新思科技Arm解决方案组(ASG)的技术专员,Shankar与研发部门紧密合作,提供面向高性能Arm处理器内核的新技术和方法。Shankar在EDA行业拥有超过15年的经验,他工作的技术重点包括综合、布局路线、形式验证以及低功耗。Shankar拥有密西西比州立大学(Mississippi State University)的电气工程硕士学位。