加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

PCIE-PCB设计规范(建议收藏)

2020/04/24
637
阅读需 7 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

PCI-Express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准,它原来的名称为“3GIO”,是由英特尔在 2001 年提出的,旨在替代旧的 PCI,PCI-X 和 AGP 总线标准。

PCIe 属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量(QOS)等功能

下面是关于 PCIE PCB 设计的规范:

1、从金手指边缘到 PCIE 芯片管脚的走线长度应限制在 4 英寸(约 100MM)以内。

2、PCIE 的 PERP/N,PETP/N,PECKP/N 是三个差分对线,注意保护(差分对之间的距离、差分对和所有非 PCIE 信号的距离是 20MIL,以减少有害串扰的影响和电磁干扰(EMI)的影响。芯片及 PCIE 信号线反面避免高频信号线,最好全 GND)。

3、差分对中 2 条走线的长度差最多 5MIL。2 条走线的每一部分都要求长度匹配。差分线的线宽 7MIL,差分对中 2 条走线的间距是 7MIL。
4、当 PCIE 信号对走线换层时,应在靠近信号对过孔处放置地信号过孔,每对信号建议置 1 到 3 个地信号过孔。PCIE 差分对采用 25/14 的过孔,并且两个过孔必须放置的相互对称。

5、PCIE 需要在发射端和接收端之间交流耦合,差分对的两个交流耦合电容必须有相同的封装尺寸,位置要对称且要摆放在靠近金手指这边,电容值推荐为 0.1uF,不允许使用直插封装。

6、SCL 等信号线不能穿越 PCIE 主芯片。

合理的走线设计可以信号的兼容性,减小信号的反射和电磁损耗。PCI-E 总线的信号线采用高速串行差分通信信号,因此,注重高速差分信号对的走线设计要求和规范,确保 PCI-E 总线能进行正常通信。

PCI-E 是一种双单工连接的点对点串行差分低电压互联。每个通道有两对差分信号:传输对 Txp/Txn,接收对 Rxp/Rxn。该信号工作在 2.5 GHz 并带有嵌入式时钟。嵌入式时钟通过消除不同差分对的长度匹配简化了布线规则。

随着 PCI-E 串行总线传输速率的不断增加,降低互连损耗和抖动预算的设计变得格外重要。在整个 PCI-E 背板的设计中,走线的难度主要存在于 PCI-E 的这些差分对。图 1 提供了 PCI-E 高速串行信号差分对走线中主要的规范,其中 A、B、C 和 D 四个方框中表示的是常见的四种 PCI-E 差分对的四种扇入扇出方式,其中以图中 A 所示的对称管脚方式扇入扇出效果最好,D 为较好方式,B 和 C 为可行方式。接下来本文将对 PCI-E  LVDS 信号走线时的注意事项进行总结:

图 1 PCI-E 差分线布线规范

(1)对于插卡或插槽来说,从金手指边缘或者插槽管脚到 PCI-E Switch 管脚的走线长度应限制在 4 英寸以内。另外,长距离走线应该在 PCB 上走斜线。

(2)避免参考平面的不连续,譬如分割和空隙。

(3)当 LVDS 信号线变化层时,地信号的过孔应放得靠近信号过孔,对每对信号的一般要求是至少放 1 至 3 个地信号过孔,并且永远不要让走线跨过平面的分割。

(4)应尽量避免走线的弯曲,避免在系统中引入共模噪声,这将影响差分对的信号完整性和 EMI。所有走线的弯曲角度应该大于等于 135 度,差分对走线的间距保持 20mil 以上,弯曲带来的走线最短应该大于 1.5 倍走线的宽度。

当一段蛇形线用来和另外一段走线来进行长度匹配,如图 2 所示,每段长弯折的长度必须至少有 15mil(3 倍于 5mil 的线宽)。蛇形线弯折部分和差分线的另一条线的最大距离必须小于正常差分线距的 2 倍。

 

图 2 蛇形走线

(5)差分对中两条数据线的长度差距需在 5mil 以内,每一部分都要求长度匹配。在对差分线进行长度匹配时,匹配设计的位置应该靠近长度不匹配所在的位置,如图 3 所示。但对传输对和接收对的长度匹配没有做具体要求,即只要求差分线内部而不是不同的差分对之间要求长度匹配。在扇出区域可以允许有 5mil 和 10mil 的线距。50mil 内的走线可以不需要参考平面。长度匹配应靠近信号管脚,并且长度匹配将能通过小角度弯曲设计。

 

图 3  PCI-E 差分对长度匹配设计

为了最小化长度的不匹配,左弯曲的数量应该尽可能的和右弯曲的数量相等。当一段蛇形线用来和另外一段走线来进行长度匹配,每段长弯折的长度必须大于三倍线宽。蛇形线弯折部分和差分线的另一条线的最大距离必须小于正常差分线距的两倍。并且,当采用多重弯曲布线到一个管脚进行长度匹配时非匹配部分的长度应该小于等于 45mil。

(6)PCI-E 需要在发射端和接收端之间交流耦合,并且耦合电容一般是紧靠发射端。

差分对两个信号的交流耦合电容必须有相同的电容值,相同的封装尺寸,并且位置对称。如果可能的话,传输对差分线应该在顶层走线。电容值必须介于 75nF 到 200nF 之间,最好是 100nF。推荐使用 0402 的贴片封装,0603 的封装也是可接受的,但是不允许使用插件封装。差分对的两个信号线的电容器输入输出走线应当对称的。尽量减少追踪分离匹配,差分对走线分离到管脚的的长度也应尽量短。

相关推荐

电子产业图谱

李崇伟,深圳市志博科技公司与志博论坛创始人、Altium官方特邀讲师、 Altium长期战略合作伙伴、 《 AltiumDesigner19PCB设计官方指南》畅销书作者。擅长领域:X86、手机类、工控类、军工类、通讯类、消费类等高难度产品,长期致力于 Altium Designer高速PCB设计软件的应用。