加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
  • 正文
    • 6.10  TEQ测试相等指令
  • 相关推荐
  • 电子产业图谱
申请入驻 产业图谱

数据处理指令之: TEQ测试相等指令

2013/09/13
1
阅读需 3 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

6.10  TEQ测试相等指令

1.指令的编码格式

TEQ(Test Equivalence)测试指令用于将一个寄存器的值和一个算术值做比较。条件标志位根据两个操作数做“逻辑或”后的结果设置。以便后面的指令根据相应的条件标志来判断是否执行。

指令的编码格式如图6.11所示。

图6.11  TEQ指令编码格式

注意

TEQ类似于TST。区别是这里的概念上的计算是EOR而不是AND。这提供了一种查看两个操作数是否相同而又不影响进位标志(不像CMP那样)的方法。

 

2.指令的语法格式

TEQ{<cond>}  <Rn>,<shifter_operand>

① <cond>

为指令编码中的条件域。它指示指令在什么条件下执行。当<cond>忽略时,指令为无条件执行(cond=AL(Alway))。

② <Rn>

指定第一个源操作数寄存器。

③ <shifter_operand>

使用ARM的通用寻址模式确定第二个源操作数。它影响指令编码格式中的I(bit[25])位和shifter_operand(bits[11∶0])位。

注意

当指令的编码格式中I位等于0,并且移位操作数shifter_operand中bit[7]和bit[4]也都等于1,则指令并非TEQ指令。详情请参阅ARM系统结构参考手册。

 

3.指令操作的伪代码

指令操作的伪代码如下面程序段所示。

If  ConditionPassed{cond}  then

     ALU_out = Rn EOR shifter_operand

     N Flag = ALU_out[31]

     Z Flag = if ALU_out==0 then 1 else 0

     C Flag =shifter_carry_out

     V Falg=unaffected

 

4.指令举例

【例6.10】TEQ指令举例。

下面的指令比较R0和R1是否相等,它该指令不影响CPSR中的V位和C位。

TEQ     R0,R1;

TST指令与EORS指令的区别在于TST指令不保存运算结果。使用TEQ进行相等测试,常与EQ和NE条件码配合使用,当两个数据相等时,条件码EQ有效,否则条件码NE有效。

Arm

Arm

ARM公司是一家知识产权(IP)供应商,主要为国际上其他的电子公司提供高性能RISC处理器、外设和系统芯片技术授权。目前,ARM公司的处理器内核已经成为便携通讯、手持计算设备、多媒体数字消费品等方案的RISC标准。公司1990年11月由Acorn、Apple和VLSI合并而成。

ARM公司是一家知识产权(IP)供应商,主要为国际上其他的电子公司提供高性能RISC处理器、外设和系统芯片技术授权。目前,ARM公司的处理器内核已经成为便携通讯、手持计算设备、多媒体数字消费品等方案的RISC标准。公司1990年11月由Acorn、Apple和VLSI合并而成。收起

查看更多

相关推荐

电子产业图谱

华清远见(www.farsight.com.cn)是国内领先嵌入师培训机构,2004年注册于中国北京海淀高科技园区,除北京总部外,上海、深圳、成都、南京、武汉、西安、广州均有直营分公司。华清远见除提供嵌入式相关的长期就业培训、短期高端培训、师资培训及企业员工内训等业务外,其下属研发中心还负责嵌入式、Android及物联网方向的教学实验平台的研发及培训教材的出版,截止目前为止已公开出版70余本嵌入式/移动开发/物联网相关图书。企业理念:专业始于专注 卓识源于远见。企业价值观:做良心教育、做专业教育,更要做受人尊敬的职业教育。