• 正文
  • 推荐器件
  • 相关推荐
申请入驻 产业图谱

芯片垂直堆叠的优势在哪里?

2024/08/19
1572
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

知识星球(星球名:芯片制造与封测技术社区,星球号:63559049)里的学员问:既然有传统的打线封装,为什么还要使用2.5D,3D IC封装,优势在哪里?

什么是wire bonding(打线)?

Wire bonding 是用细金线等将芯片上的焊盘与封装基板上的引脚进行电气连接。一般的过程为第一点焊接==》拉线==》第二点焊接==》焊线切断等步骤。

什么是垂直堆叠?

wire bonding是一种平面的封装方式。垂直堆叠一般是通过TSV转换板,TGV转换板进行的,在Z轴方向的堆叠。

wire bonding的缺点?

1,由于Wire Bonding采用的是水平引线连接,信号需要通过较长的导线进行传输,这会增加信号的传输路径,从而导致信号延迟增大。

2,信号传输距离长,导致功耗增加,尤其是在高性能应用中更为显著。

3,占用的面积过大,不适用于高集成度的封装方式。

4,可靠性低,在热循环,振动等外部因素的影响下发生金线的松动或脱落而以TSV,TGV为主的垂直堆叠则很好地解决了上述问题。

欢迎加入我的半导体制造知识星球社区,目前社区有1900人左右。在这里会针对学员问题答疑解惑,上千个半导体行业资料共享,内容比文章丰富很多很多,适合快速提升半导体制造能力,介绍如下:     《欢迎加入作者的芯片知识社区!》

推荐器件

更多器件
器件型号 数量 器件厂商 器件描述 数据手册 ECAD模型 风险等级 参考价格 更多信息
2-321045-1 1 TE Connectivity PIDG 16-14 R 1/4; TAPE

ECAD模型

下载ECAD模型
$0.46 查看
GRM21BR60J107ME15L 1 Murata Manufacturing Co Ltd Ceramic Capacitor, Multilayer, Ceramic, 6.3V, 20% +Tol, 20% -Tol, X5R, 15% TC, 100uF, Surface Mount, 0805, CHIP, ROHS AND REACH COMPLIANT

ECAD模型

下载ECAD模型
$1.09 查看
NVMFD5C650NLT1G 1 onsemi Dual N-Channel Power MOSFET 60V, 111A, 4.2mΩ, 1500-REEL

ECAD模型

下载ECAD模型
$4.15 查看

相关推荐