PHY6235 是一款用于低功耗蓝牙和专有 2.4G 应用的片上系统(SoC)。它具有高性能、低功耗的 32 位 RISC-V 微控制器,带有 8KB 保持静态随机存储器(SRAM)、80KB 只读存储器(ROM)以及超低功耗、高性能、多模式无线电。此外,PHY6235 可以支持具有安全性和应用功能的低功耗蓝牙。 PHY62系列芯片广泛应用于智能家居、智能穿戴、智慧照明、工业控制、医疗健康、AI语音、新能源汽车等工业级/消费级领域,芯片具备高性价比和高可靠性,已向百余家海内外物联网领域客户实现交付; 相比于之前**的期间,该期间的SRAM更加紧凑,广泛应用于蓝牙透传领域 MCU部分该用RSIC-V架构,采用 N205(芯来科技) 架构,最高支持64MHz;该架构已经广泛应用于国内MCU厂商的型号上; 调试采用PHY6235采用命令行模式编译。需要安装Python以及 对应插件。使用的是芯来的工具链:Nuclei Studio; 芯片性能如下: 存储架构 8KB Retention SRAM Ø 80KB ROM(存储蓝牙协议栈) Ø 128bit eFuse Ø 256KB/512KB Flash(PHY6253SG/PHY6253SD) 高达21个GPIO口 Up to 21 General Purpose I/O Pins 可编程的 IO 多路复用功能映射; 所有引脚都可以配置为唤醒功能; 引脚均可用于触发中断 PWM x 6 主SPI x 1 UART USB 2.0 DMA NRZ coded LED driver PHY6252SC/PHY6230SC/PHY6236SC/PHY6235SC SSOP 16封装 最小系统如下: 注意:因为不同内核,导致软件上需要做调整和修改;GPIO口的复用也需要注意 Ø
|