查看: 1013|回复: 0

[经验] 一种新型无运放CMOS带隙基准电路

[复制链接]

该用户从未签到

发表于 2022-12-12 21:46:49 | 显示全部楼层 |阅读模式
分享到:
介绍了带隙基准原理和常规的带隙基准电路,设计了一种新型无运放带隙基准电路。该电路利用 MOS电流镜和负反馈箝位技术,避免了运放的使用,从而消除了运放带隙基准电路中运放的失调电压和电源抑制比等对基准源精度的影响。该新型电路比传统无运放带隙基准电路具有更高的精度和电源抑制比。基于0.18μm 标准 CMOS工艺,在 CadenceSpectre环境下仿真。采用2.5V 电源电压,在-40 ℃~125 ℃温度范围的温度系数为6.73×10-6/℃,电源抑制比为54.8dB,功耗仅有0.25mW。

一种新型无运放CMOS带隙基准电路_冯树.pdf

511.75 KB, 下载次数: 0

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-23 12:08 , Processed in 0.120145 second(s), 16 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.