查看: 404|回复: 0

[经验] CMOS射频集成电路分析与设计

[复制链接]

该用户从未签到

发表于 2022-12-6 11:45:48 | 显示全部楼层 |阅读模式
分享到:
近年来,无线通信技术及其应用得到了非常迅速地发展。数字编码及数字信号处理的引入是推动无线通信技术发展的原动力。高性能、低成本的CMOS工艺的进步,使得芯片上单位面积内可以集成越来越多的数字功能,从而可以采用复杂的编解码和调制解调算法,获得高性能的无线通信。无线通信的飞速发展给无线收发机射频前端的设计带来了很多挑战。射频前端是天线和无线收发机后端基带处理器之间的接口。它需要检测在GHz频段的微弱接收信号(µV量级),同时还要在相同的频段发射大功率的射频信号(可高达2W)。这需要高性能的射频前端电路,例如低噪声放大器、变频器、功率放大器、滤波器、频率合成器等。在天线和基带处理器之间,射频前端电路完成将信号从一个频带搬移到另一个频带的功能。高性能、低功耗和低成本是射频前端电路的设计目标。在GHz频段要实现高性能、低功耗、低成本的电路是相当困难的,这使得射频前端设计成了无线收发机设计的一个瓶颈。

CMOS射频集成电路分析与设计.pdf

25.01 MB, 下载次数: 1

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-23 12:08 , Processed in 0.114502 second(s), 16 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.