|
利用 Altera 公司的 Stratix 系列芯片内部的 ROM 实现了一种基于查找表结构的有限冲击响应(FIR) 数字滤波器 ,从而将卷积运算变换成一种查表后的加法运算 ,提高了运算速度 ,节省了逻辑单元 ;并且利用 Altera 公司的 FPGA 开发软件 Quartus Ⅱ与 MathWorks 公司的 MATLAB 软件实现电子设计自动化(EDA) 应用中的联合仿真 ,从而提高了现场可编程门阵列(FPGA) 设计的效率 ,使得 QuartusⅡ的波形仿真功能更加强大 ;利用最新版本的 Quartus Ⅱ3. 0 还可以将波形文件转换成 Testbench 文件导入到专业仿真软件例如 ModelSim 中进行仿真。
|
|