查看: 1494|回复: 0

PCIE项目中AXI4 IP核例化详解

[复制链接]
  • TA的每日心情
    开心
    2023-1-4 10:25
  • 签到天数: 6 天

    连续签到: 1 天

    [LV.2]偶尔看看I

    发表于 2022-4-19 15:35:06 | 显示全部楼层 |阅读模式
    分享到:
    本工程实现PCIE的8通道速率2.2GBps通信,并验证数据的正确性。
    本工程里已经把PCIE部分做成一个封装的模块,对外提供的是fifo_wr(数据发送fifo)接口和fufi_rd(数据接收的fifo接口),用户只要操作fifo接口,无需关心PCIE的内部驱动。为了便于读者更加明白,可以深入了解PCIE,我们将会制作一个PCIE的连载系列。
    今天,首先说一下自定义AXI4的IP核,至于AXI4和PCIE之间有什么联系,敬请关注我们的连载系列文章。
    在本篇文章中暂时先不讲解AXI4协议,先来分享例化AXI4的自定义IP核详细步骤。

    一、 新建工程
    为了节省篇幅,新建工程部分就不详细讲解,以下为我们新建好的工程:

    二、 创建自定义IP
    点击“Tools”菜单下的“Create and Package New IP”,如下图所示:

    按照指引,点击“next”:

    选择AXI4的IP核:

    输入IP核的名称:

    点击“next”:

    创建和使用AXI4的IP核

    三、 生成BD文件
    创建AXI4完毕之后系统会自动生成一个bd文件,如下图所示:
       

    四、 修改IP

    五、 修改需求
    在修改IP核之后系统会自定的给我们打开另一个工程,我修改为我们自己的需求,打开的工程如下所示:

    修改自己的逻辑,添加自己的逻辑端口:


    六、 封装IP

    七、 验证IP
    bd文件空白的地方右键验证IP:


    八、 编译程

    九、 调用自定义IP


    以上就是我们自行定义IP和调用IP的全过程,对此操作有不懂的朋友可以在下方留言与我进行交流,当然也可以联系明德扬进行更多讨论!

    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /5 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-12-24 01:00 , Processed in 0.111414 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.