查看: 1950|回复: 0

PCIE高速传输解决方案FPGA技术XILINX官方XDMA驱动

[复制链接]
  • TA的每日心情
    开心
    2023-1-4 10:25
  • 签到天数: 6 天

    连续签到: 1 天

    [LV.2]偶尔看看I

    发表于 2022-4-13 10:53:03 | 显示全部楼层 |阅读模式
    分享到:

    明德扬在PCIE高速传输方案积累了丰富的技术,传输的带宽利用率可达到90%以上,延迟可达到理论的最低延迟值。

    明德扬能够根据客户的需求(需求、延迟和应用等),为客户提供定制的PCIE解决方案,欢迎您与我们联系,沟通洽谈。

    下面是我司为客户定制的方案介绍,该方案已经应用到航天航空、雷达等领域,经受住客户和市场的检验。

    一、 高效率传输方案

    该采集方案 Demo 基于 VC709 开发板,使用 XILINX 官方 XDMA IP 核配合板载高速 DDR3,可对前端 ADC 产生的不大于 4.5GB/s 的连续或非连续数据进行实时采集,同时该采集卡具备数据发送功能,可以将用户文件或者内存中的数据写到 FPGA 的发送 FIFO 中,速率约为4.5GB/s,该采集卡具备上位机读写 FPGA 用户寄存器的功能,读写接口为 local bus 接口,方便易用。

    1. 系统结构图

    方案一


    2. 采用此方案的某项目性能

    1) 支持 4 通道 AD 数据同时上行,支持 4 通道 DA 数据同时下行;
    2) PCIE 链路为 8x Gen3 时, 数据传输带宽大于 4GB/s,误码率低于 10-14;
    3) 使用最新 XILINX 官方 XDMA 驱动,稳定可靠;
    4) 支持 16 路用户中断;
    5) 支持 XILINX 7 系列以上的全系 FPGA;
    6) 5.支持 Windows/Linux 系统;

    二、 低延迟采集方案

    该采集方案 Demo 基于 KU115 开发板,使用自研 QDMA IP 核,无需板载 DDR, 可对前端ADC 产生的不大于 6GB/s 的连续或非连续数据进行实时采集,同时该采集卡具备数据发送功能,可以将用户文件或者内存中的数据写到 FPGA 的发送 FIFO 中,速率约为 5.5GB/s,该采集卡具备上位机读写 FPGA 用户寄存器的功能,读写接口为 local bus 接口,方便易用。

    1. 结构框图

    方案二


    2. 采用此方案的某项目性能

    1) 最高支持 8 通道 AD 数据同时上行,最高支持 8 通道 DA 数据同时下行;
    2) PCIE 链路为 8x Gen3 时,数据传输带宽大于 5.7GB/s,误码率低于 10-14;
    3) 驱动采用类 DPDK 架构,通过轮询模式, 内存零拷贝机制,可达到理论最低延迟。
    4) 支持 16 路用户中断;
    5) 支持 XILINX 7 系列以上的全系 FPGA;
    6) 支持 Windows/Linux 系统;

    三、 方案价格

    真实的价格取决于方案的技术指标、项目周期等因素,欢迎洽谈了解。


    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /5 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-12-24 01:28 , Processed in 0.113495 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.