【问题4】204b是不是不能通过示波器抓取,那有什么方式知道lane的速率是2.5G?
答:配台高级示波器,或者使用IBRT测试,具体的方法请百度。
【问题5】如果我这里有两个9144芯片,他们之间如何同步呢?
答:1. 时钟同步,采用同一个时钟芯片,由这个时钟芯片产生多路时钟给这些AD9144,由于时钟源是相同的,所以时钟都是一样的。这样可以保证时钟的同步。
2. 由于都是一个FPGA发数据,按照JESD204B排列数据分配给各条LANE,这样就可以了。
【问题6】JESD204B课程里包括AD和DA吗?还是只是其中一个?
答:本课程只包括AD部分,并且是以AD9144为例来说明。注意不同AD和DA芯片,其使用方法都是不同的。本课程只讲述一般思路,需要学员举一反三使用。
【问题7】要得到16个点,插2,所以实际传8个点;学习笔记里面生成的正弦波,由于插2了,实际是32个点,这么理解对么?
答:在DA输出端如果16个点组成一个正弦波,插值为2的情况下,FPGA只需要传输8个点/正弦波。如果FPGA传输16个点/正弦波,插值为2的情况下,DA输出端实际是32个点/正弦波。
【问题8】为什么v5版本是6.4Glane速率,而v7就是3.2Glane速率了,都是10~40M的正弦波啊?
答:LANE的速率,可以大于等于“需要的速率”,只要能保证传输即可。
【问题9】专题课实现的最高采样率是多少?
答:专题课里有多个工程案例,实现的最高采样率是1Gbps。理论上,AD9144是可以实现2.8G的,但课程没有提供。
【问题11】用户用破解的Vivado能不能使用 JESD204B的Ip?
答:可以使用。但注意,JESD204B的IP是临时licensing,具体请看问题11.19。
【问题12】案例中的AXI时钟必须是100M吗?
答:不一定,满足范围即可。在设置IP核时,有提示范围的。
|