查看: 370|回复: 0

[经验] 高性能CMOS采样保持电路的设计

[复制链接]

该用户从未签到

发表于 2021-11-20 18:41:25 | 显示全部楼层 |阅读模式
分享到:
本文介绍了一个高性能采样/保持电路的设计方法。该电路采用全差分结构来减小时钟馈通效应和电荷注入效应所带来的误差。开关部分使用优化的对称CMOS开关来降低其导通电阻。运算放大器则使用折叠式增益自举电路,以便在获得较高增益的同时,得到较快的建立时间。版图设计采用噪声分析法来选择合适的采样电容,以提升整体电路的信噪比。

eetop.cn_10Gbps SerDes 中的高速接口设计.pdf

2.99 MB, 下载次数: 1

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-25 18:56 , Processed in 0.113450 second(s), 16 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.