查看: 348|回复: 0

[经验] 如何抑制PCB高级设计中共阻抗?

[复制链接]

该用户从未签到

发表于 2021-3-1 17:29:54 | 显示全部楼层 |阅读模式
分享到:
为了抑制PCB设计共阻抗干扰,可采用如下措施:

(1)一点接地

使同级单元电路的几个接地点尽量集中,以避免其他回路的交流信号窜人本级,或本级中的交流信号窜到其他回路中去。适用于信号的工作频率小于1MHZ的低频电路,如果工作频率在1一1OMHz而采用一点接地时,其地线长度应不超过波长的1/20。总之,一点接地是消除地线PCB设计共阻抗干扰的基本原则。

(2)就近多点接地
PCB上有大量公共地线分布在板的边缘,且呈现半封闭回路(防磁场干扰),各级电路采取就近接地,以防地线太长。适用于信号的工作频率大于lOMHz的高频电路。

(3)汇流排接地
汇流排是由铜箔板镀银而成,PCB上所有集成电路的地线都接到汇流排上。汇流排具有条形对称传输线的低阻抗特性,在高速电路里,可提高信号传输速度,减少干扰。

(4)大面积接地
在高频电路中将PCB上所有不用面积均布设为地线,以减少地线中的感抗,从而削弱在地线上产生的高频信号,并对电场干扰起到屏蔽作用。大面积接地示意图如图所示。

(5)加粗接地线
若接地线很细,接地电位则随电流的变化而变化,致使电子设备的定时信号电平不稳,抗噪声性能变坏,其宽度至少应大于3mm。

(6)D/A(数/模)电路的地线分开
两种电路的地线各自独立,然后分别与电源端地线相连,以抑制它们相互干扰。

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-8 03:28 , Processed in 0.104356 second(s), 15 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.