查看: 440|回复: 0

[经验] 关于PCB设计的5个技术问答,看完果断收藏了!

[复制链接]

该用户从未签到

发表于 2021-1-27 10:48:45 | 显示全部楼层 |阅读模式
分享到:
问:AD17给89C51开发板敷铜出错?

31.png

答:1. 过孔没有全连接是你规则的问题,检查你设置对了没有,优先级是不是正确。

32.png

2. 铜皮颜色不是红色的那是因为你设置了GND的颜色并打开了颜色开关,你可以按F5关闭颜色,或者单独设置不显示GND的颜色,如图所示去勾即可。

33.png

问:AD能不能一次性修改线选的多根走线线宽?

答:可以的,线选之后 可以再按F11,然后 如图,可以找到width处,更改你想改到的值

34.png

问: PCB设计中消除电源噪声的方法有哪几种?

答:1、注意板上通孔:通孔使得电源层上需要刻蚀开口以留出空间  给通孔通过。而如果电源层开口过大,势必影响信号回路,信号被迫绕开,回路面积增大,噪声加大。同时如果一些信号线都集中在开口附近,共用这一段回路,公共阻抗将引发串扰。

2、连接线需要足够多的地线:每一信号需要有自己的专有的信号回路,而且信号和回路的环路面积尽可能小,也就是说信号与回路要并行。

3、模拟与数字电源的电源要分开:高频器件一般对数字噪音非常敏感,所以两者要分开,在电源的入口处接在一起,若信号要跨越模拟和数字两部分的话,可以在信号跨越处放置一条回路以减小环路面积。

4、避免分开的电源在不同层间重叠:否则电路噪声很容易通过寄生电容耦合过去。

5、隔离敏感元件:如PLL。

6、放置电源线:为减小信号回路,通过放置电源线在信号线边上来实现减小噪声。

问:PCB设计中消除串扰的方法有哪几种?

答:1、两种串扰的大小均随负载阻抗的增大而增大,所以应对由串扰引起的干扰敏感的信号线进行适当的端接。

2、尽可能地增大信号线间的距离,可以有效地减少容性串扰。进行接地层管理,在布线之间进行间隔(例如对有源信号线和地线进行隔离,尤其在状态发生跳变的信号线和地之间更要进行间隔)和降低引线电感。

3、在相邻的信号线间插入一根地线也可以有效减小容性串扰,这根地线需要每1/4波长就接入地层。

4、对于感性串扰,应尽量减小环路面积,如果允许的话,消除这个环路。

5、避免信号共用环路。

6、关注信号完整性:设计者要在焊接过程中实现端接来解决信号完整性。采用这种办法的设计者可专注屏蔽用铜箔的微带长度,以便获得信号完整性的良好性能。对于在通信结构中采用密集连接器的系统,设计者可用一块PCB作端接。

问:AD输出Gerber提示Gerber failed to match all shapes怎么解决?

答:主要是D码格式的问题  1、在输出Gerber的界面找到D码格式那个选项吧


35.png
36.png
37.png

把Embedded apertures前面的勾去掉,然后点击 create List From PCB 重新生成下D码 在输出就可以了

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-8 05:41 , Processed in 0.115140 second(s), 16 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.