查看: 2637|回复: 3

中频调制解调系统的FPGA实现

[复制链接]

该用户从未签到

发表于 2008-12-17 17:21:02 | 显示全部楼层 |阅读模式
分享到:
      在无线数据传输中,由于信道中的噪声干扰,在接收端会引入一定的误码率(Bit Error Rate,BER)。高质量的数据业务要求较低的BER。为了达到较低的BER,经常采用信道编码技术。卷积编码和Viterbi译码是广泛使用的信道编码技术,具有一定的克服突发错误的能力,可以降低信道的误码率,带来很高的编码增益。信道编码的引入在提供纠错能力的同时,还扩展了信号的带宽。为了保证频带的利用率,本文采用QPSK调制方式,使数据调制在中频载波上,实现数据的可靠传输。

本文所述的中频调制解调系统具有以下特点:
(1)所有算法(编码、调制、解调和译码)都是在Xilinx公司的FPGA芯片中实现的,结构简单,体积小,功耗低。
(2)具有很好的实时性。对于1Mbit/s以上的数据速率,译码延迟不超过0.1ms。
(3)模块化的设计使得系统具有一定的兼容性,只需要修改少量程序,即可实现各种卷积编码和不同的调制中频。
(4)与浮点算法的仿真性能相比较,采用定点算法的系统性能损失不大,并能在较低的信噪比提供可靠的数据传输。
回复

使用道具 举报

该用户从未签到

发表于 2008-12-25 21:53:03 | 显示全部楼层

RE:中频调制解调系统的FPGA实现

不好意思,但是文章呢?
回复 支持 反对

使用道具 举报

该用户从未签到

发表于 2009-1-11 20:00:19 | 显示全部楼层

RE:中频调制解调系统的FPGA实现

回复 支持 反对

使用道具 举报

该用户从未签到

发表于 2009-2-10 18:53:34 | 显示全部楼层

RE:中频调制解调系统的FPGA实现

請問內容在哪裡呢?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-11-18 08:28 , Processed in 0.142481 second(s), 21 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.