|
Altium Designer根据功能分为:基础部分,板卡实现,嵌入式智能实现这三部分。
基础部分
包含原理图部分和软件集成平台,为各种编辑器、浏览器、设计编译器、文件管理器、
版本控制接口以及脚本引擎提供图形化用户界面(GUI)。
主要功能为:所有原理图和库文件-浏览器、 打开、查看、编辑功能,网表生成及打
印功能,混合信号 SPICE 3F5/XSPICE 混合信号电路仿真(同时兼容于PSpice®),VHDL仿真
使用缺省PCB 参数在原理图级别实现布版图前的信号完整性分析 - 具有完整的分析引擎;
可以打开、查看及打印PCB文档,板卡定义&规则 ,在机械层放置/编辑对象,定义设计规则
和层叠加;打开并导入CAM和机械文件。
板卡实现
包含PCB部分和CAM输出以及信号完整性分析部分
主要功能为:在PCB中电气层放置/编辑对象,创建封装并且从库中放置器件封装,交互
式布线,差分对布线,交互式/自动放置,修改网表,引脚或器件交换;Situs自动布线器 自
动布线;支持PCB布线分析的完全分析引擎;CAM文件-编辑器(Gerber, ODB++) 导入 CAM 和
机械文件,面板设定,NC 掘凿定义, DRC, PCB 制造文件输出 ,生成 Gerber, NC 钻孔, ODB++
文件,导出CAM和机械文件;自动优化管脚和同步化PCB/FPGA管脚;JTAG硬件器件支持 交互
监控JTAG器件管脚状态。 提供了完整的由规则驱动的PCB设计环境,Situs™拓扑自动布线系
统, 支持高速设计,具有成熟的布线后信号完整性分析工具,支持差分对布线,多线或总
线同时布线,支持BGA封装器件的逃溢式扇出功能,支持汉字输入功能,支持任意可配置引
脚定义器件的网络优化功能。具有PCB板3D显示和输出功能。
嵌入式智能实现
主要功能为:混合原理图/VHDL 以及Verilog®设计综合;在线连接到软器件,如虚拟仪
器和运行在 FPGA内的处理器; 对任意 JTAG 器件进行交互式引脚状态监控;基于FPGA的预
先综合的 FPGA频率发生器、频率计数器、输入/输出模块和逻辑分析仪; 包含大量预先综
合的FPGA外设库,内含大量器件内核, 例如:预先综合的FPGA TSK165、TSK51、TSK52、TSK80
和TSK3000处理器内核以及Altera® Nios® II、Xilinx® MicroBlaze 和通过Virtex-II Pro 实
现的处理器内核PowerPCTM 405包;支持分立的ARM®和PowerPC器件;还有处理器内核嵌入式
开发工具,适用于FPGA的 TSK165, TSK51, TSK52, TSK80, TSK3000, Xilinx
MicroBlaze,ARM7TM以及 PowerPC 405 编译器, 链接器, 仿真器和调试器等。
Altium Desigenr允许采用PCB与FPGA协同的设计方式,支持全面的项目管理,设计团
队和版本控制功能包括原理图到PCB和PCB到FPGA双向同步功能。提供图形化的FPGA设计系统
控制流程,提高了可编程逻辑电路设计的集成化,包括编译、综合、构建、下载功能;在设
计中加入虚拟仪器,提供基于系统验证板 —— NanoBoard NB1的设计方案的现场验证功能,
简化了设计了流程;提供了基于JTAG物理链路实现引脚状态扫描的功能;提供多种的免费的
IP 内核,具有丰富的、可替换的各种FPGA类型的子板。 |
|