查看: 1897|回复: 0

[讨论] 一文详解关于PCB走线角度的设置

[复制链接]
  • TA的每日心情
    开心
    2019-11-4 13:48
  • 签到天数: 14 天

    连续签到: 1 天

    [LV.3]偶尔看看II

    发表于 2020-2-19 09:40:31 | 显示全部楼层 |阅读模式
    分享到:
    现在但凡打开 SoC 原厂的 PCB Layout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直角走线,要以 45 度角走线,并且会说走圆弧会比 45 度拐角更好。

    事实是不是这样?PCB 走线角度该怎样设置 ,是走 45 度好还是走圆弧好?90 度直角走线到底行不行?这是老 wu 经常看见广大 PCB Layout 拉线菌热议的话题。



    大家开始纠结于 pcb 走线的拐角角度,也就是近十几二十年的事情。上世纪九十年代初,PC 界的霸主 Intel 主导定制了 PCI 总线技术。

    (当时的老 wu 很感谢 Intel 发布了 PCI 接口,正是有了 PCI 总线接口的带宽提升,包括后来的 AGP 总线接口,才诞生了像 3DFX VOODOO 巫毒这样的显卡,老 wu 在当时也第一次体验到了古墓丽影 劳拉 的风采,还有暴爽的极品飞车 2、经典的雷神之锤等等,回想起来,正是有了 3D 游戏等多媒体应用的市场需求,才促进了 PC 的技术的发展,包括后来的互联网及智能手机的普及。)

    似乎从 PCI 接口开始,我们开始进入了一个“高速”系统设计的时代。

    20 世纪 90 年代以后,正是有了一帮类似老 wu 这样的玩家对 3D 性能的渴望,使得相应的电子设计和芯片制造技术能够按照摩尔定律往前发展,由于 IC 制程的工艺不断提高,IC 的晶体管开关速度也越来越快,各种总线的时钟频率也越来越快,信号完整性问题也在不断的引起大家的研究和重视。比如现在人们对 4K 高清家庭影音视频的需求,HDMI2.0 传输标准速率已经达到了 18Gbps !!!

    在我诞生之前,pcb 拉线菌应该还是比较单纯的同学,把线路拉通,撸顺,整洁美观即可,不用去关注各种信号完整性问题。比如下图所示的 HP 经典的 HP3456A 六位半万用表电路板所示,大量的 90°角走线。

    HP3456A 没有泪滴,几乎是故意走的直角(某些地方本来一个斜角走完,它偏要连续走几个直角),绝大多数地方没有铺铜。



    右上角,拐直角不止,线宽还变小了?



    直角、搭桥、铺铜,模拟就真的不能铺铜吗?



    直角,45 度斜线,任意角度斜线,方焊盘,圆焊盘,唯独不见泪滴



    高速信号线拐一下 90°真的会怀孕?狮屎是不是这样的?老 wu 这里以自己肤浅的撸线姿势,跟大家探讨一下关于高频 / 高速信号的走线拐角角度问题。我们从锐角到直角、钝角、圆弧一直到任意角度走线,看看各种走线拐角角度的优缺点。

    PCB 能不能以锐角走线
    PCB 能不能以锐角走线,答案是否定的,先不管以锐角走线会不会对高速信号传输线造成负面影响,单从 PCB DFM 方面,就应该避免出现锐角走线的情形。

    因为在 PCB 导线相交形成锐角处,会造成一种叫酸角“acid traps”的问题,啥?酸豆角?好吧,老 wu 挺喜欢酸豆角拌面,但是这里的 pcb 上的酸角却是个令人讨厌的东西。在 pcb 制板过程中,在 pcb 线路蚀刻环节,在“acid traps”处会造成 pcb 线路腐蚀过度,带来 pcb 线路虚断的问题。

    虽然,我们可以借助 CAM 350 进行 DFF Audit 自动检测出“acid traps”潜在问题,避免在 PCB 在制造产生时产生加工瓶颈,如果 PCB 板厂工艺人员检测到有酸角(acid trap)存在,他们将简单地贴一块铜到这个缝隙中。

    好吧,老 wu 觉得,很多板厂的工程人员他们其实并不懂 layout 的,他们只是从 PCB 工程加工的角度进行了修复酸角(acid trap)的问题,但这种修复会不会带来进一步的信号完整性问题便不得而知了,所以我们在 layout 是就应该从源头去尽量避免产生酸角(acid trap)。

    怎样避免拉线时出现锐角,造成 acid trap DFM 问题?现代的 EDA 设计软件(如 Cadence Allegro、altium Designer 等)都带有了完善的 Layout 走线选项,我们在 layout 走线是,灵活运用这些辅助选项,可以极大的避免我们在 layout 时产生产生“acid trap”现象

    焊盘的出线角度设置 避免导线与焊盘形成锐角角度的夹角



    利用 Cadence Allegro 的 Enhanced Pad Entry 功能能够让我们在 layout 时尽可能的避免导线与焊盘在出线时形成夹角,避免造成“acid traps”DFM 问题。



    避免两条导线交叉形成锐角夹角



    灵活应用 Cadence Allegro 布线时切换 ” toggle “ 选项,可以避免导线拉出 T 型分支时形成锐角夹角,避免造成“acid traps”DFM 问题。



    pcb layout 能不能以 90°走线
    高频高速信号传输线应避免以 90°的拐角走线,是各种 PCB Design Guide 中极力要求的,因为高频高速信号传输线需要保持特性阻抗一致,而采用 90°拐角走线,在传输线拐角处,会改变线宽,90°拐角处线宽约为正常线宽的 1.414 倍,由于线宽改变了,就会造成信号的反射,同时,拐角处的额外寄生电容也会对信号的传输造成时延影响。

    当然,当信号沿着均匀互连线传播时,不会产生反射和传输信号的失真,如果均匀互连线上有一个 90°拐角会,则会在拐角处造成 pcb 传输线宽的变化,根据相关电磁理论计算得出,这肯定会带来信号的反射影响。

    理论上是这样,老 wu 催牛逼时也会列举各种理论,但理论终究是理论,实际情况 90°拐角对高速信号传输线造成的影响是否是举足轻重的呢?

    打个比方,比如王失聪同学(这里的王同学纯属老 wu 为了剧情需要虚构出来的,肯定没有哪位亲生父亲会为自己的儿子取这样的名字吧,如有雷同,纯属荣幸,O(∩_∩)O~)带着他们家的二哈和女票去打火锅,看到路边掉了一百块钱,你说他捡还是不捡?

    捡起这一百块,理论上会使得王失聪的个人财富又增长了一百块,但是对于随便找个女票啪啪啪刷卡买豪车如买白菜的王同学来说,可以完全无视,而对于老 wu 来说,这可是巨款呐,我一般都会冲过去假装系鞋带的…

    所以,90°拐角对高速信号传输线会有负面影响,理论上是一定的,但是这种影响是不是致命的?90°拐角对于高速数字信号和高频微波信号传输线的影响是不是一样的?

    根据 这篇论文《right angle corners>

    对于高速数字信号来说,90°拐角对高速信号传输线会造成一定的影响,对于我们现在高密高速 pcb 来说,一般走线宽度为 4-5mil,一个 90°拐角的电容量大约为 10fF,经测算,此电容引起的时延累加大约为 0.25ps,所以,5mil 线宽的导线上的 90°拐角并不会对现在的高速数字信号(100-psec 上升沿时间)造成很大影响。

    而对于高频信号传输线来说,为了避免集肤效应(Skin effect)造成的信号损坏,通常会采用宽一点的信号传输线,例如 50Ω阻抗,100mil 线宽,这 90°拐角处的线宽约为 141mil,寄生电容造成的信号延时大约为 25ps,此时,90°拐角将会造成非常严重的影响。

    同时,微波传输线总是希望能尽量降低信号的损耗,90°拐角处的阻抗不连续和而外的寄生电容会引起高频信号的相位和振幅误差、输入与输出的失配,以及可能存在的寄生合,进而导致电路性能的恶化,影响 PCB 电路信号的传输特性。

    关于 90°信号走线,老 wu 自己的观点是,尽量避免以 90°走线,纳尼?前面不是说 90°拐角对高速数字信号的影响可以忽略吗?

    当然,前面写的那些是为了凑字数的,O(∩_∩)O~,单个 90°拐角对高速数字传输线所带来的信号质量影响,相对于导线与参考平面高度的偏差,导线自身蚀刻过程中线宽线距均匀性的变化偏差,板材介电常数对频率信号的变化,甚至过孔寄生参数所带来的影响都要比 90°拐角所带来的问题大得多。

    但是如今的高速数字电路传输线总避免不了要绕等长的,十几二十个拐角叠加起来,这 90°拐角所累计叠加起来的影响造成的信号上升延时将变得不可忽略。高速信号总是沿着阻抗最小的路径传输,以 90°拐角绕等长,最终的实际信号传输路径会比原来的要略短一些。

    而且现在的高速数字信号传输速率正在变得越来越高,目前的 HDMI2.0 标准,传输带宽速率已经达到了 18Gbps,90°拐角走线将不再符合要求,而且现在都 21 世纪了,现在的 EDA 软件即便是那些免费使用的,对 45°走线都已经支持的很好了。

    同时,以 90°拐角走线,以工程美学来说,也不太符合人们的审美观。所以,对于现在的 layout 来说,不论你是不是走的高频 / 高速信号线,我们都要尽量避免以 90°拐角进行走线,除非有特殊的要求。

    对于大电流走线,有时我们会以铺铜铜皮替换走线的方式布线,在铺铜的拐角处,也需要以两个 45°拐角替换 90°拐角,这样不仅美观,而且不会存在 EMI 隐患。

    以 45°走线
    除了射频信号和其他有特殊要求的信号,我们 PCB 上的走线应该优选以 45°走线。要注意一点的是,45°角走线绕等长时,拐角处的走线长度要至少为 1.5 倍线宽,绕等长的线与线之间的间距要至少 4 倍线宽的距离。

    由于高速信号线总是沿着阻抗最低的路径传输,如果绕等长的线间距太近,由于线间的寄生电容,高速信号走了捷径,就会出现等长不准的情况。现代的 EDA 软件的绕线规则都可以很方便的设置相关的绕线规则。



    以 arc 弧形走线
    如果不是技术规范明确要求要以弧形走线,或者是 RF 微波传输线,老 wu 个人觉得,没有必要去走弧形线,因为高速高密度 pcb 的 layout,大量的弧形线后期修线非常麻烦,而且大量的弧形走线也比较费空间。

    对于类似 USB3.1 或 HDMI2.0 这样的高速差分信号,老 wu 认为还是可以走下圆弧线装下逼的,O(∩_∩)O~



    当然,对于 RF 微波信号传输线,还是优先走圆弧线,甚至是要走“采用 45° 外斜切”线走线



    下图为射频信号传输线圆弧走线与 45 度角走线发射功率实测的对比结果,狮屎可以证明,高频信号圆弧走线的确由于 45°角走线。





    以任意角度走线
    随着 4G/5G 无线通讯技术的发展和电子产品的不断升级换代,目前 PCB 数据接口传输速率已高达 10Gbps 或 25Gbps 以上,且信号传输速率还在不断的朝着高速化方向发展。随着信号传输的高速化、高频化发展,对 PCB 阻抗控制和信号完整性提出了更高的要求。

    对于 PCB 板上传输的数字信号来说,电子工业界应用的包括 FR4 在内的许多电介质材料,在低速低频传输时一直被认为是均匀的。

    但当系统总线上电子信号速率达到 Gbps 级别时,这种均匀性假设不再成立,此时交织在环氧树脂基材中的玻璃纤维束之间的间隙引起的介质层相对介电常数的局部变化将不可忽视,介电常数的局部扰动将使线路的时延和特征阻抗与空间相关,从而影响高速信号的传输。

    基于 FR4 测试基板的测试数据表明,由于微带线与玻纤束相对位置差异,导致测量所得的传输线有效介电常数波动较大,最大、最小值之差最大可以达到△εr=0.4。尽管这些空间扰动看上去较小,它会严重影响数据速度为 5-10Gbps 的差分传输线。

    在一些高速设计项目中,为了应对玻纤效应对高速信号的影响,我们可以采用 zig-zag routing 布线技术以减缓玻纤效应的影响。

    Cadence Allegro PCB Editor 16.6-2015 及后续版本带来了对 zig-zag 布线模式的支持。

    在 Cadence Allegro PCB Editor 16.6-2015 菜单中选择”Route -> Unsupported Prototype -> Fiber Weave Effect” 打开 zig-zag routing 功能。







    岁月是把杀猪刀
    正如二十年前我们 pcb layout 不用关注是否要走弧形线,不用担心 pcb 板材玻璃纤维对高速信号的影响一样。可能二十年后您再看这篇文字,会觉得老 wu 说的观点相当的 out…

    所以,不存在一成不变的 pcb layout 规则,随着 pcb 制造工艺的提升和数据传输速率的提高,有可能现在正确的规则在将来将变得不再适用。所以最为一枚合格的拉线菌,一定要与时俱进,掌握产业技术方向的发展,才能不被大浪淘沙所淘汰。
    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条

    手机版|小黑屋|与非网

    GMT+8, 2024-12-18 22:22 , Processed in 0.106739 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.