查看: 316|回复: 0

Lark Board

[复制链接]

该用户从未签到

发表于 2016-8-9 14:35:45 | 显示全部楼层 |阅读模式
分享到:
Lark Board是英蓓特面向于医疗仪器、视频监控、工业控制等领域推出的一款基于Altera Cyclone V SoC 5CSXFC6D6F31处理器的评估板,SoC集成了FPGA和基于ARM的硬核处理器系统(HPS),并使用AXI高速互联总线链接,其中HPS包括双核ARM Cortex-A9处理器、外设和存储器控制器,核心频率高达800MHZ,使其具有更高的性能和更低的功耗。Lark Board板载ARM的1GB DDR3 SDRAM,FPGA的1GB DDR3 SDRAM,4路USB2.0 Host高速接口,大容量的TF卡扩展存储,PCIe接口,12位Camera接口, 扩展了VGA接口,24bit LCD, UART,JTAG,3Gbps SDI输入,3Gbps SDI输出,HDMI等接口,同时为了方便客户扩展,将FPGC和HPS部分IO资源分别引至 2个40PIN排线插座,方便用户扩展。Lark Board采用Altera Enpirion 系列的开关电源芯片控制器(集成电感)为FPGA各路BANK供电,提供高效稳定的电源输出,同时在板上设计两个电源控制DIP Switch,可以使能评估板上各个接口所需的电平(如12V、5V、3.3V、2.5V、1.8V、1.5V、1.1V等),方便用户做功耗评估。Lark Board提供Debian7.4操作系统映像相关源码,原理图以及主要芯片的datasheet,以便客户快速的评估及二次开发。硬件特性

Cyclone V SoC FPGA核心资源
           
  • 包括FPGA、HPS(Hard Processor Subsystem)和高速收发器       
  • FPGA包含可用逻辑单元高达110K LE, 5570个M10K, 621个MLAB, 112个可变精度模块, 224个18x18乘法器, 6个PLL, 288个IO, 72+72 LVDS收发器,1个存储控制器       
  • HPS包含1个双核ARM Cortex A9 MPCore处理器(800MHz),1个存储控制器,3个PLL和181个IO和丰富的外设接口控制器资源如:UART,I2C,USB, SPI,GPIO等       
  • 高速收发器包括2个PCIe硬IP, 9个3Gbps收发器

Lark Board用户手册_V1.3.pdf

6.47 MB, 下载次数: 1

回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /4 下一条



手机版|小黑屋|与非网

GMT+8, 2024-9-22 08:23 , Processed in 0.122801 second(s), 17 queries , MemCache On.

ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

苏公网安备 32059002001037号

Powered by Discuz! X3.4

Copyright © 2001-2024, Tencent Cloud.