查看: 336|回复: 0

Altera Stratix V DSP开发板

[复制链接]
  • TA的每日心情
    开心
    2013-9-2 09:06
  • 签到天数: 11 天

    连续签到: 1 天

    [LV.3]偶尔看看II

    发表于 2015-3-17 10:18:46 | 显示全部楼层 |阅读模式
    分享到:
    Altera Stratix V DSP开发板为您提供了一整套针对DSP-intensive设计开发的软硬件环境 此开发套件已通过 RoHS认证。You can use this development kit to do the following:
             
    • Develop and test PCI Express® (PCIe®) designs at data rates up to Gen3 using the PCIe short card form factor-compliant development board       
    • Develop and test memory subsystems for DDR3 or QDR II memories       
    • Use the high-speed mezzanine card (HSMC) connectors to interface to one of over 35 different HSMCs provided by Altera partners, supporting protocols such as Serial RapidIO®, 10 Gbps Ethernet, SONET, CPRI, OBSAI, and others
    开发套件组成Stratix V GX版DSP开发套件包括:
             
    • Stratix V GS FPGA开发板
               
      • 安装的器件:
                 
        • Stratix V GS FPGA:5SGSMD5K2F40C2N       
        • 配置、状态和设置单元       
        • JTAG       
        • 板上USB-BlasterTM II电缆       
        • 通过MAX® V器件和闪存进行快速被动并行(FPP)配置       
        • 一个复位配置按键       
        • 一个CPU复位按键       
        • 两个配置按键
               
      • 时钟
                 
        • 50-MHz和125-MHz可编程振荡器       
        • SMA输入(LVPECL)
               
      • 通用用户输入和输出
                 
        • 10/100/1000Mbps以太网PHY (SGMII),提供RJ-45 (铜)连接器。       
        • 16x2字符LCD       
        • 一个8位置双列直插封装(DIP)开关       
        • 16个用户LED       
        • 三个用户按键
               
      • 存储器件
                 
        • DDR3 SDRAM (1,152 MB,x72位宽)       
        • QDR II+ SRAM (4.5 MB,2-Mb x18位宽)
                   
          • 与QDR II 4-Mb x18位宽引脚布局兼容
                 
        • RLDRAM II (72-Mbyte CIO RLDRAM II,具有18位数据总线)
               
      • 元件和接口
                 
        • PCIe x8边缘连接器       
        • 两个HSMC连接器       
        • 串行数字接口(SDI)输入和输出的SMB       
        • QSFP光封装       
        • 10/100/1000Mbps以太网PHY (SGMII),提供RJ-45 (铜)连接器。
               
      • 电源
                 
        • 笔记本计算机直流输入       
        • PCIe边缘连接器       
        • Nios® II处理器网络服务器,支持系统远程更新。
               
      • 回环和调试HSMC卡       
      • 电源适配器和电缆       
      • Stratix V GS FPGA开发套件软件组成
                 
        • 完整的文档
                   
          • 用户指南       
          • 参考手册       
          • 电路板原理图和布板设计文件
                 
        • 基于GUI的电路板测试系统
                   
          • 包括完整的Quartus II工程,支持开放源代码RTL。
                 
        • 电路板更新入口
                   
          • 包括完整的Quartus II工程,支持开放源代码RTL。
                 
        • Quartus II设计软件,开发套件版(DKE)
                   
          • 一年内使用完整版Quartus II软件的许可



    Altera Stratix V DSP开发板参考手册.pdf

    1.61 MB, 下载次数: 0

    Altera Stratix V DSP开发板用户指南.pdf

    2.63 MB, 下载次数: 0

    Stratix V Device Datasheet.pdf

    1.21 MB, 下载次数: 0

    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-11-25 15:29 , Processed in 0.112773 second(s), 16 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.