查看: 203|回复: 0

Arria 10 FPGA信号完整性套件

[复制链接]
  • TA的每日心情
    开心
    2013-9-2 09:06
  • 签到天数: 11 天

    连续签到: 1 天

    [LV.3]偶尔看看II

    发表于 2015-3-4 10:19:24 | 显示全部楼层 |阅读模式
    分享到:
    通过Arria 10 FPGA信号完整性套件可对收发器信号完整性以及器件互操作性进行全面评估。其特性包括,带有边沿启动连接器的五个全双工每秒28千兆位(Gbps)收发器通道,一个14 Gbps背板连接器(由Amphenol提供),以及带有Samtec Bullseye连接器的十个全双工12.5 Gbps收发器通道。这一电路板还包括几个可编程时钟振荡器,用户按键,双列直插封装(DIP)开关,用户LED,一个7段LCD显示屏,功耗和温度测量电路,以太网,嵌入式USB-BlasterTM II和JTAG接口。Arria 10 FPGA和SoC最终市场和应用与前一代中端FPGA相比,Altera的Arria® 10 FPGA和SoC性能提高了60%,功耗降低了40%,而与前一代高端FPGA相比,性能提高了15%,功耗降低了60%。Arria 10 FPGA和SoC的高性能逻辑架构,结合了适用于芯片至芯片和芯片至模块接口、性能高达28.05 Gbps的收发器,以及支持17.4 Gbps的背板,这些集成特性满足了很多行业的应用需求,包括,通信、国防、广播、高性能计算、测试和医疗等。市场应用无线数字射频Arria 10 FPGA和SoC在高性能和低功耗之间达到了均衡,非常适合无线基站、移动骨干网和远程射频前端设计。与前一代中端器件相比,Arria 10 FPGA和SoC全面的低功耗特性使功耗降低了近40%。Arria 10 FPGA的内核性能高达500 MHz,支持5倍过采样,为用户提供了100 MHz的RF带宽。提供大量的精度可调数字信号处理(DSP)模块和双核ARM® CortexTM-A9处理器,并且支持CPRI、JESD和SFF-8431协议,Arria 10 FPGA和SoC是专用集成电路的低风险设计替代方案,增加了自适应和可重新编程等优点,可适应新出现和不断发展的协议。10x10G光传送100G传输设备的应用越来越广泛,Arria 10 FPGA和SoC提供了降低功耗和系统成本的新方法。而且,53 Mb嵌入式RAM、适用于10G/40G-BASEKR前向纠错(FEC)的硬核硅片IP、对千兆以太网(GbE)协议和Interlaken的广泛支持,以及Arria 10器件的SoC选择等特性在交换、安全、监视、自测试、交通和政策管理等领域突出了您产品的优势。军用雷达/Flexdar保密通信、雷达、航空电子和导航系统设计非常适合在Arria 10 FPGA和SoC中实现。这些应用将受益于低功耗、大量的收发器通道、3,000多个乘法器,以及速度更快、先进的精度可调DSP模块和SoC功能。用户还会受益于能够提高效能的设计开发选择,例如DSP Builder以及对OpenCL的支持等。广播和专业音视频设备Arria 10以很低的功耗、较小的面积、高性价比集成了视频和图像处理功能,包括,4K、3D和CODEC等,使您能够在最短的时间内推出演播制作设备。通用嵌入式存储器和外部存储器带宽支持4K和3D处理,大量的收发器支持管理和处理96个全速率通道,或者72个10G SDI独立通道。
    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-11-25 15:23 , Processed in 0.106060 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.