Altera® Cyclone V SoC开发套件为Altera低功耗、低成本Cyclone V FPGA架构下、基于定制ARM®处理器SOC的设计开发提供了快速简单的方法。这一套件支持多种功能,例如:
- 处理器和FPGA原型设计以及功耗测量
- 工业网络协议
- 电机控制应用*
- 图像和视频处理加速应用*
- PCI Express® (PCIe®) x4通路,~1,000 MBps传送速率(端点或者根端口)。
Cyclone V SoC开发套件设计原理图
开发套件内容
Cyclone V SoC开发套件包括:
- Cyclone V SX开发板(参见图1)
- 安装的器件
- Cyclone V SX SoC—5CSXFC6D6F31C6N (SoC)
- MAX ® V CPLD—5M2210ZF256C4N (系统控制器)
- MAX II CPLD—EPM570GF100 (嵌入式USB-BlasterTM II电缆)
- FPGA配置源
- 嵌入式USB-Blaster II (JTAG)电缆
- EPCQ闪存(PFL)
- 硬核处理器系统(HPS)
- FPGA存储器
- FPGA I/O接口
- 2X 10/100以太网PHY (EtherCAT)
- PCIe Gen 1 x4母头连接器
- 通用高速中间链接卡(HSMC) —x4收发器,x16 TX LVDS,x16 RX LVDS
- 一个串行数字接口(SDI)通道
- 为一个收发器通道提供四个SMA
- x4按键
- x2开关
- x4 LED
- HPS启动源
- 128-MB QSPI闪存
- 可插拔微SDCard闪存
- FPGA
- HPS存储器
- 1 GB DDR3 SDRAM (32位),支持纠错码(ECC)
- 128 MB QSPI闪存
- 微SDCard插槽,支持4 GB微SDCard闪存器件
- HPS I/O接口
- x1 USB 2.0 On-the-Go (OTG)
- x1 10/100/1000千兆以太网(10GbE/100GbE/1000GbE)
- x1 CAN
- x1 UART (UART至USB桥接)
- x1实时时钟(带有备用电池)
- x1两行文本LCD
- 1-/2通道,20位delta-sigma模数转换器(凌力尔特公司LTC2422)
- x4按键
- x4开关
- x4 LED
- 时钟
- 四路输出可编程时钟发生器,用于FPGA参考时钟输入。
- 125 MHz LVDS振荡器,用于FPGA参考时钟输入。
- 148.5 MHz LVDS可编程压控晶体振荡器(VCXO),用于FPGA参考时钟输入。
- 50 MHz单端振荡器,用于FPGA和MAX V FPGA时钟输入。
- 100 MHz单端振荡器,用于MAX V FPGA配置时钟输入。
- 用于HPS时钟的SMA输入
- 电源
- 系统监控电路
- HSMC引出电路板
- HSMC环回电路板
- 机械结构
- Cyclone V GX FPGA开发套件软件组成(可以通过表2下载)
- 设计实例
- 电路板测试系统(BTS) *
- 采用电路板更新入口web服务器的系统参考设计
开发套件安装文件Cyclone V SoC生产电路板所有文件的完全安装(Windows)Cyclone V SoC ES生产电路板所有文件的完全安装(Windows) |