查看: 666|回复: 0

(开关噪声-EMC) 去耦电容的有效使用方法 要点1

[复制链接]
  • TA的每日心情

    2018-8-2 13:58
  • 签到天数: 1 天

    连续签到: 1 天

    [LV.1]初来乍到

    发表于 2019-10-14 14:14:28 | 显示全部楼层 |阅读模式
    分享到:
    上上篇文章上一篇文章介绍了电容的频率特性和利用其特性降低噪声的内容。从本文起将用3篇的篇幅来介绍去耦电容的有效使用方法。
    去耦电容的有效使用方法
    去耦电容有效使用方法的要点大致可以分为以下两种。另外,还有其他几点需要注意。本文就以下三点中的“要点1”进行介绍。
    要点1:使用多个去耦电容
    去耦电容的有效使用方法之一是用多个(而非1个)电容进行去耦。使用多个电容时,使用相同容值的电容时和交织使用不同容值的电容时,效果是不同的。
    ・使用多个容值相同的电容时
    右图是使用1个22µF的电容时(蓝色)、增加1个变为2个时(红色)、再增加1个变为3个(紫色)时的频率特性。
    如图所示,当增加容值相同的电容后,阻抗在整个频率范围均向低的方向转变,也就是说阻抗越来越低。
    这一点可通过思考并联连接容值相同的电容时,到谐振点的容性特性、取决于ESR(等效串联电阻)的谐振点阻抗、谐振点以后的ESL(等效串联电感)影响的感性特性来理解。
    并联的电容容值是相加的,所以3个电容为66µF,容性区域的阻抗下降。

                    

    谐振点的阻抗是3个电容的ESR并联,因此为,假设这些电容的ESR全部相同,则ESR减少至1/3,阻抗也下降。
    谐振点以后的感性区域的ESL也是并联,因此为,假设3个电容的ESL全部相同,则ESL减少至1/3,阻抗也下降。
    由此可知,通过使用多个相同容值的电容,可在整个频率范围降低阻抗,因此可进一步降低噪声。
    ・使用多个容值不同的电容时
    这些曲线是在22µF的电容基础上并联增加0.1µF、以及0.01µF的电容后的频率特性。
    通过增加容值更小的电容,可降低高频段的阻抗。相对于一个22µF电容的频率特性来说,0.1µF和0.01µF的特性是合成后的特性(红色虚线)。
    这里必须注意的是,有些频率点产生反谐振,阻抗反而增高,EMI恶化。反谐振发生于容性特性和感性特性的交叉点。

                    

    所增加电容的电容量,一般需要根据目标降噪频率进行选型。
    另外,在这里给出的频率特性波形图是理想的波形图,并未考虑PCB板的布局布线等引起的寄生分量。在实际的噪声对策中,需要考虑寄生分量的影响。下一篇文章将介绍第2个要点。
            ul.indent-list{                margin: 0 0 20px 20px;        }        ul.indent-list li{                text-indent: 0em;        }
    关键要点:

    ・去耦电容的有效使用方法有两个要点:①使用多个电容,②降低电容的ESL。
    ・使用多个电容时,容值相同时和不同时的效果不同。
    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /3 下一条



    手机版|小黑屋|与非网

    GMT+8, 2025-1-11 14:52 , Processed in 0.114971 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.