查看: 1110|回复: 0

[原创] 织女星VEGA board工程搭建

[复制链接]
  • TA的每日心情
    慵懒
    2024-5-31 23:20
  • 签到天数: 302 天

    连续签到: 2 天

    [LV.8]以坛为家I

    发表于 2019-9-15 11:26:43 | 显示全部楼层 |阅读模式
    分享到:
    本帖最后由 day_day 于 2019-9-15 11:38 编辑

    (一)织女星VEGA board
    织女星VEGA board是openisa社区推出的一款risc-v内核的芯片的开发板。由于risc-v内核新颖,目前没有集成的IDE可以支持,只能通过eclipse搭建编译链。
    根据手册搭建完环境后,在系统的PATH下面添加openocd.exe的路径。

    (二)创建工程
    1、新建工程
    File->new->project
    选择C project->Hello World RISC-V C Project

    2、添加驱动文件
    在工程目录下添加以下文件
    1.png 2.png
    然后选中工程,按F5刷新,这些文件就被添加进工程
    这个时候通常是没有把他们包含进编译,需要每个文件夹选中,分别右键->properties
    3.png
    确保没被选中

    3、修改启动文件脚本、库、宏与include目录
    点击工程,右键->properties
    include目录:
    11.png
    启动文件脚本:
    12.png
    库:
    13.png 宏:
    14.png

    4、仿真脚本
    把xxx debug openocd.launch文件、xxx release openocd.launch文件名字中的xxx修改为工程名。
    点击下图按钮配置:
    21.png
    这里修改为工程名:
    22.png
    这里修改为SDK目录下的rv32m1_ri5cy.cfg文件(一定要是SDK的,不能是IDE目录下的,IDE目录下的有错):
    23.png

    5、进行仿真
    31.jpg
    当然,我建议还是把rv32m1_ri5cy.cfg文件里面的仿真速度改为100kHz,1000kHz有时候无法应答。

    (三)例程模版
    例程模版: third-gpio.zip (677.93 KB, 下载次数: 1)
    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条

    手机版|小黑屋|与非网

    GMT+8, 2024-11-26 15:01 , Processed in 0.109489 second(s), 16 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.