随着设计越来越复杂,而时间和成本预算却仍然十分吃紧,在这样的情况下,利用虚拟原型设计进行仿真的优势正日益突显。通过仿真,您可以利用电压、电流和温度信息以及基于“假设分析”情境的实验,检测出电路级的功能问题,从而创建更可靠的 PCB 设计。凭借这一信息,您可以重新设计电路,创建更为可靠的高质量设计,而且速度更快,成本更低。 那么,既适合 PCB 设计又适合板级模拟仿真的工具应具备哪些特性呢?
简介 现今社会,仍然有些人对仿真持怀疑态度。他们不相信真实世界之外的测试结果。所以,也就对依赖于虚拟化而非现实世界的模拟仿真感到担忧。但现实情况是,随着设计越来越复杂,而时间和成本预算却仍然十分吃紧,在这样的情况下,利用虚拟原型设计进行仿真的优势正日益突显。通过仿真,您可以利用电压、电流和温度信息以及基于“假设分析”情境的实验,检测出电路级的功能问题,从而创建更可靠的PCB 设计。凭借这一信息,您可以重新设计电路,创建更为可靠的高质量设计,而且速度更快,成本更低。 拿着铅笔和 HP-33 计算器埋头苦干的日子已成为过去,而生产出真实的电路板,然后进行实验室测试,这样的做法既耗时费力又成本高昂。当务之急是要先于竞争对手推出产品。凭借虚拟原型的优势,您能减少设计改版次数,反复进行“假设分析”,然后得到在现实世界无法获取的详细信息。 利用当今的技术,工程师可基于为 PCB 设计创建的原理图使用虚拟原型,增加初次尝试就轻松成功的机率。那么,既适合 PCB 设计又适合板级模拟仿真的工具应具备哪些特性呢?
使用单个原理图来节省时间 模拟仿真的最大优势之一是能够减少设计改版次数,从而节省整体设计时间。但是,如果您不得不再次绘制一张单独的原理图,情况就有所不同了。要真正节省设计时间,且又不必投入额外的资源,就应将仿真器与您的原理图输入工具紧密集成。利用这样的工具,仿真数据和 PCB 数据可以方便而高效地共存。若没有集成,您将不得不重新绘制一次原理图,这一手动过程既耗时费力,又容易出错。通过建立机制可在无需信号生成器符号的情况下在网络中插入信号,这样原理图就既不会包含仿真元件,又不会妨碍仿真过程(图 1)。
|