查看: 3387|回复: 0

[经验] 如何设计信号链中的高速转换器?

[复制链接]
  • TA的每日心情

    2018-8-2 13:58
  • 签到天数: 1 天

    连续签到: 1 天

    [LV.1]初来乍到

    发表于 2019-6-10 18:30:25 | 显示全部楼层 |阅读模式
    分享到:
    模拟输入的相位平衡对于整个信号链至关重要,因为如果没有适当的平衡,二次谐波和偶次阶失真就会增大。而造成模拟输入相位不平衡的原因通常是设计过程中忽略了元件容差或PCB布局的对称性要求。
    当模数转换器采样的两个差分模拟输入信号不是恰好180°反相时,就会发生相位不平衡现象。最简单的情形,可以认为这两个信号是两个正弦波。当这两个正弦波离开“理想”相位时,就会产生失真。失真随着系统频率升高而增大,偶次阶失真性能下降得更快。
    一般在100 MHz至150 MHz左右的频率(采用标准铁氧体),利用变压器或巴伦将信号耦合到转换器的模拟输入端时,会引起无源不平衡。使用两个变压器或巴伦可以减小耦合差异,改善相位平衡。遗憾的是,变压器体积庞大而且昂贵,使用两个变压器会增加电路板空间需求和系统成本。另一个解决方案是使用更好的变压器。
    利用放大器驱动转换器的模拟输入端时,会引起有源不平衡,它一般发生于元件容差不够时。为将beta变化降至最小,应使用容差为1%或更佳的电阻来设置增益。不匹配会导致求和节点上的电压略有不同,放大器的差分输出产生误差,从而引起二阶失真。
    信号链中的走线不对称会引起布局不平衡,设计不当的布局会使系统性能大打折扣。如果转换器差分输入引脚的连接不对称,可能会引起二阶失真增大,这在低频时可能不明显,但当频率高于100 MHz时,非线性误差就会显现出来。因此,千万不要轻易抛弃您通过辛苦工作所获得的成果,应指导CAD工程师保持前端设计对称且精确平衡。
    相位的不匹配会引起ADC不平衡。转换器能够承受一定程度的相位不匹配,但保持4°或更低的不匹配时,性能最佳。转换器具有一定的内部不平衡,设计师应努力确保IC内部精确平衡。

    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-11-23 22:33 , Processed in 0.102958 second(s), 15 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.