查看: 12120|回复: 11

xilinx评估板sp605的PCIe的verilog源程序(已经经过调试)

  [复制链接]

该用户从未签到

发表于 2012-8-8 17:23:45 | 显示全部楼层 |阅读模式
分享到:
本帖最后由 May_Yang 于 2012-8-8 17:25 编辑

原帖由
minuo137
发自:dev.eefocus.com
------------------------------------------------------------------------------------------------------------------------------------------
sp605_pcie_x1_gen1_canuse\iseconfig\s6_pcie_v2_3_verilog_example_project.projectmgr
.........................\.........\xilinx_pcie_1_1_ep_s6.xreport
.........................\par_usage_statistics.html
.........................\readme.txt
.........................\....y_for_download\make_spi_flash.bat
.........................\..................\routed.bit
.........................\..................\sp605_pcie_x1_gen1.cfi
.........................\..................\sp605_pcie_x1_gen1.mcs
.........................\..................\sp605_pcie_x1_gen1.prm
.........................\..................\sp605_program_spi.cmd
.........................\s6_pcie_v2_3\doc\ds801_s6_pcie.pdf
.........................\............\...\s6_pcie_v2_3_vinfo.html
.........................\............\...\ug672_S6_IntEndptBlock_PCIe.pdf
.........................\............\example_design\pcie_app_s6.v
.........................\............\..............\PIO.v
.........................\............\..............\PIO_32_RX_ENGINE.v
.........................\............\..............\PIO_32_TX_ENGINE.v
.........................\............\..............\PIO_EP.v
.........................\............\..............\PIO_EP_MEM.v
.........................\............\..............\PIO_EP_MEM_ACCESS.v
.........................\............\..............\PIO_TO_CTRL.v
.........................\............\..............\xilinx_pcie_1_1_ep_s6.v
.........................\............\..............\xilinx_pcie_1_lane_ep_xc6slx45t-fgg484-3.ucf
.........................\............\implement\implement.bat
.........................\............\.........\implement.log
.........................\............\.........\implement.sh
.........................\............\.........\results\mapped.mrp
.........................\............\.........\.......\routed.bit
.........................\............\.........\.......\routed.ncd
.........................\............\.........\.......\routed.pad
.........................\............\.........\.......\routed.par
.........................\............\.........\.......\routed.unroutes
.........................\............\.........\.......\routed.v
.........................\............\.........\xilinx_pcie_1_1_ep_s6.lso
.........................\............\.........\xilinx_pcie_1_1_ep_s6.ngc_xst.xrpt
.........................\............\.........\.st\work\work.sdbl
.........................\............\.........\...\....\work.sdbx
.........................\............\.........\xst.prj
.........................\............\.........\xst.scr
.........................\............\.........\xst.srp
.........................\............\s6_pcie_v2_3_readme.txt
.........................\............\.imulation\dsport\gtx_drp_chanalign_fix_3752_v6.v
.........................\............\..........\......\gtx_rx_valid_filter_v6.v
.........................\............\..........\......\gtx_tx_sync_rate_v6.v
.........................\............\..........\......\gtx_wrapper_v6.v
.........................\............\..........\......\pcie_2_0_rport_v6.v
.........................\............\..........\......\pcie_2_0_v6_rp.v
.........................\............\..........\......\pcie_brams_v6.v
.........................\............\..........\......\pcie_bram_top_v6.v
.........................\............\..........\......\pcie_bram_v6.v
.........................\............\..........\......\pcie_clocking_v6.v
.........................\............\..........\......\pcie_gtx_v6.v
.........................\............\..........\......\pcie_pipe_lane_v6.v
.........................\............\..........\......\pcie_pipe_misc_v6.v
.........................\............\..........\......\pcie_pipe_v6.v
.........................\............\..........\......\pcie_reset_delay_v6.v
.........................\............\..........\......\pcie_upconfig_fix_3451_v6.v
.........................\............\..........\......\pci_exp_usrapp_cfg.v
.........................\............\..........\......\pci_exp_usrapp_com.v
.........................\............\..........\......\pci_exp_usrapp_pl.v
.........................\............\..........\......\pci_exp_usrapp_rx.v
.........................\............\..........\......\pci_exp_usrapp_tx.v
.........................\............\..........\......\xilinx_pcie_2_0_rport_v6.v
.........................\............\..........\functional\board.f
.........................\............\..........\..........\board.v
.........................\............\..........\..........\isim_cmd.tcl
.........................\............\..........\..........\simulate_isim.bat
.........................\............\..........\..........\simulate_isim.sh
.........................\............\..........\..........\simulate_mti.do
.........................\............\..........\..........\simulate_ncsim.sh
.........................\............\..........\..........\simulate_vcs.sh
.........................\............\..........\..........\sys_clk_gen.v
.........................\............\..........\..........\sys_clk_gen_ds.v
.........................\............\..........\..........\wave.do
.........................\............\..........\..........\wave.sv
.........................\............\..........\..........\wave.tcl
.........................\............\..........\..........\wave.wcfg
.........................\............\..........\tests\tests.v
.........................\............\.ource\axi_basic_rx.v
.........................\............\......\axi_basic_rx_null_gen.v
.........................\............\......\axi_basic_rx_pipeline.v
.........................\............\......\axi_basic_top.v
.........................\............\......\axi_basic_tx.v
.........................\............\......\axi_basic_tx_pipeline.v
.........................\............\......\axi_basic_tx_thrtl_ctl.v
.........................\............\......\gtpa1_dual_wrapper.v
.........................\............\......\gtpa1_dual_wrapper_tile.v
.........................\............\......\pcie_brams_s6.v
.........................\............\......\pcie_bram_s6.v
.........................\............\......\pcie_bram_top_s6.v
.........................\............\......\s6_pcie_v2_3.v
.........................\s6_pcie_v2_3.gise
.........................\s6_pcie_v2_3.veo
.........................\s6_pcie_v2_3.xco
.........................\s6_pcie_v2_3.xise
.........................\s6_pcie_v2_3.xlpp
.........................\s6_pcie_v2_3_flist.txt
.........................\s6_pcie_v2_3_verilog_example_project.gise
.........................\s6_pcie_v2_3_verilog_example_project.xise
.........................\s6_pcie_v2_3_xmdf.tcl

xilinx评估板sp605的PCIe的verilog源程序(已经经过调试).part01.rar (2 MB, 下载次数: 442)
回复

使用道具 举报

该用户从未签到

发表于 2012-9-12 10:13:59 | 显示全部楼层
楼主没有更多的SP605的资料分享?多多益善啊。
回复 支持 反对

使用道具 举报

  • TA的每日心情
    奋斗
    2020-9-28 10:10
  • 签到天数: 1018 天

    连续签到: 1 天

    [LV.10]以坛为家III

    发表于 2012-9-12 14:31:19 | 显示全部楼层
    本帖最后由 xinxincaijq 于 2012-9-12 14:43 编辑
    tjukb 发表于 2012-9-12 10:13
    楼主没有更多的SP605的资料分享?多多益善啊。

    xilinx__sp605__原理图.pdf (1.28 MB, 下载次数: 129)
    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    擦汗
    2020-3-19 13:22
  • 签到天数: 805 天

    连续签到: 1 天

    [LV.10]以坛为家III

    发表于 2012-10-24 14:33:54 | 显示全部楼层
    谢谢楼主分享
    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    开心
    2014-4-21 09:44
  • 签到天数: 26 天

    连续签到: 1 天

    [LV.4]偶尔看看III

    发表于 2012-10-25 20:35:03 | 显示全部楼层
    Xilinx在中国的网络推广最近这几年做的不错,比A强多了,各大网站都有他们的社区。不过说到社区,还是怀念当年的edacn.net啊,很多新人估计都不知道吧。
    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    开心
    2020-8-5 15:33
  • 签到天数: 1274 天

    连续签到: 1 天

    [LV.10]以坛为家III

    发表于 2012-11-11 21:31:44 | 显示全部楼层
    这块板子老贵了
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2013-7-31 11:23:37 | 显示全部楼层
    正好在做这个项目 谢谢分享啊
    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    奋斗
    2016-6-8 16:41
  • 签到天数: 2 天

    连续签到: 1 天

    [LV.1]初来乍到

    发表于 2015-9-23 10:22:30 | 显示全部楼层
    目前正入手此类项目   学习中
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2015-10-31 22:08:08 | 显示全部楼层
    谢谢楼主分享
    回复 支持 反对

    使用道具 举报

  • TA的每日心情
    开心
    2020-9-2 22:10
  • 签到天数: 11 天

    连续签到: 1 天

    [LV.3]偶尔看看II

    发表于 2015-12-23 11:30:38 | 显示全部楼层
    正好需要使用pcie
    回复 支持 反对

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /4 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-9-22 10:08 , Processed in 0.215304 second(s), 33 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.