|
摘要: 该文介绍了一种通用结结、面积优化、用于便携数字音频系统的 Delta- Sigma DAC 中的插值滤波器。对整个设计进行了系统仿真、Verilog 代码实现以及 FPGA 的验证。插值滤波器的信噪比达到了 115dB, 满足数字音频的要求, 在设计中, 对滤波器的系数进行了优化, 整个滤波器只使用了67 个系数, 大大减少了面积。同时其结构具有通用性, 可以用于同类型的高精度 - D/ A 转换器。整个设计经过FPGA 实现, 通过Agilent 的逻辑分析仪观测试, 其功能和性能达到设计要求。
|
|