加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品版权保护
  • 300W+ 专业用户
  • 1.5W+ 优质创作者
  • 5000+ 长期合作伙伴
立即加入
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论
  • 可编程晶振的关键技术——锁相环原理讲解
    可编程晶振的关键技术——锁相环原理讲解
    扬兴科技的可编程晶振利用锁相环技术,实现了核心参数的随意编程定制。这意味着客户可以根据具体需求,在1MHz~2100MHz的宽频率范围内(精确至小数点后六位)选择任意频点进行定制。
  • 源码系列:基于FPGA的自动售货机设计(附源工程)
    源码系列:基于FPGA的自动售货机设计(附源工程)
    今天给大侠带来基于FPGA的自动售货机设计,附源码。设计要求:一听饮料需要2.5美元,规定只能投入一美元,0.5美元的硬币。
  • 源码系列:基于FPGA的计算器设计(附源工程)
    源码系列:基于FPGA的计算器设计(附源工程)
    本次的设计主要通过矩阵键盘来实现按键的加减乘除运算,通过按下有效键值来当被加数或者被除数等等,按下10 -- 13等数字来表示对应的运算符。按键键值15表示等于号。
  • FPGA的设计优化与DDR3的使用
    FPGA的设计优化与DDR3的使用
    fpga学徒一枚,会持续分享FPGA学习周报,也欢迎各位小伙伴指正。1.面积优化:就是在实现预定功能的情况下,使用更小的面积。通过优化,可以使设计能够运行在资源较少的平台上,节约成本,也可以为其他设计提供面积资源。
    429
    12/26 16:36
  • I2C通信模块的设计和“AT24C64 型号的EEPROM 芯片通信”实践
    I2C通信模块的设计和“AT24C64 型号的EEPROM 芯片通信”实践
    I2C 是很常见的一种总线协议,使用两条线在主控制器和从机之间进行数据通信。一条是 SCL(串行时钟线),另外一条是 SDA(串行数据线)。这两条线都需要接上拉电 阻。因为仅有一根数据线,所以I2C通信是半双工的。
  • 源码系列:基于FPGA的音乐蜂鸣器设计(附源工程)
    源码系列:基于FPGA的音乐蜂鸣器设计(附源工程)
    今天给大侠带来基于FPGA的音乐蜂鸣器设计。本设计使用的是无源蜂鸣器,也可称为声响器,原理电路图如下所示。它没有内部驱动电路,无源蜂鸣器工作的理想信号为方波,如果给直流,蜂鸣器是不响应的,因为磁路恒定,钼片不能震动发音。
  • 源码系列:基于FPGA的中值滤波器设计(附源码)
    源码系列:基于FPGA的中值滤波器设计(附源码)
    今天给大侠带来基于FPGA的中值滤波器设计。本设计采用3*3的滑动窗口,先将3*3窗口中每一列数据进行从大到小的排序,列排序后,再对窗口中每一行的数据从大到小进行排序,之后再对窗口中对角线上的数据进行排序,得到中间值,即为9个数的中值。其示意图如下:
  • 鸿道Intewell操作系统的Windows实时拓展方案
    鸿道Intewell作为一个国产工业操作系统,鸿道Intewell-Win为工业自动化、轨道交通、能源电力、汽车电子、仪器仪表等行业提供了一个高性能、高可靠性的实时操作系统解决方案,同时还保持了与Windows应用生态的兼容性。
    313
    12/25 09:11
  • 见证 2024|九图带您回顾芯驿电子年度高光时刻
    见证 2024|九图带您回顾芯驿电子年度高光时刻
    2024 年,是芯驿电子技术创新与行业合作齐头并进的一年。作为一家拥有 AUMO(专注车载智能) 和 ALINX(聚焦 FPGA 行业解决方案) 品牌的企业,我们始终以客户为中心,致力于帮助客户降低产品开发验证成本、加速产品上市周期。 AUMO 智能车载领域的创新与成长 2024 年 3 月 18 日,AUMO 成功通过了 ISO 26262:2018 功能安全 ASIL D 流程认证,标志着芯驿
    401
    12/25 09:04
  • Cadence Palladium Z3 和 Protium X3 系统
    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)在上半年推出了新一代 Cadence® Palladium® Z3 Emulation 和 Protium™ X3 FPGA 原型验证系统,这是一个颠覆性的数字孪生平台,基于业界卓越的 Palladium Z2 和 Protium X2 系统,旨在应对日益复杂的系统和半导体设计,加速更先进的 SoC 的开发进度。Palladium 和
    434
    12/25 08:41
  • Lattice连发三款新品,巩固其在中小型FPGA市场的地位
    Lattice连发三款新品,巩固其在中小型FPGA市场的地位
    Lattice认为,未来驱动公司业绩增长的关键点有五大方向,分别为:网络边缘AI中的推理,数据中心AI中的平台管理功能和网络安全功能,传感器到云端互联的接口转换和适配,后量子安全,以及机器人&仿真机器人中的AI功能和接口等。
    1113
    12/23 16:57
  • 基于 FPGA Vivado 的数字钟设计(附源工程)
    基于 FPGA Vivado 的数字钟设计(附源工程)
    今天给大侠带来基于 FPGA Vivado 的数字钟设计,开发板实现使用的是Digilent basys 3。话不多说,上货。本篇掌握基于diagram的Vivado工程设计流程,学会使用IP集成器,添加 IP 目录并调用其中的IP。本篇实现了一个简单的数字钟,能实现计时的功能。由于数码管只有4位,因此本数字钟只能计分和秒。本系统的逻辑部分主要由74系列的IP构成。
  • ALINX 发布 AXVU13P:AMD Virtex UltraScale+ FPGA 开发平台
    ALINX 正式发布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 综合开发平台 AXVU13P! 这款搭载 AMD 16nm 工艺 XCVU13P 芯片的高性能开发验证平台,凭借卓越的计算能力和灵活的扩展性,专为应对复杂应用场景和高带宽需求而设计,助力技术开发者加速产品创新与部署。 随着 5G、人工智能和高性能计算等领域的迅猛发展,各行业对计算能力、灵活性和高速
    460
    12/20 15:13
  • Xilinx Zynq系列FPGA实现神经网络中相关资源评估
    Xilinx Zynq系列FPGA实现神经网络中相关资源评估
    FPGA并没有像软件那样用已有的cache,FPGA的HLS编译器会在FPGA中创建一个快速的memory architecture以最好的适应算法中的数据样式(data layout)。因此FPGA可以有相互独立的不同大小的内部存储空间,例如寄存器,移位寄存器,FIFOs和BRAMs。
  • FPGA“探花”莱迪思:2025下半年迎来“U形复苏”?
    FPGA“探花”莱迪思:2025下半年迎来“U形复苏”?
    营收排名全球第三的FPGA企业莱迪思(Lattice Semiconductor)正在面临增长难题。当前,全球半导体产业在经历全行业下行周期后普遍回暖,“逆势而行”的莱迪思将如何破局?
  • 加强低功耗FPGA的领先地位
    加强低功耗FPGA的领先地位
    在快速发展的技术领域,从以云端为中心到以网络边缘为中心的创新转变正在重塑数据的处理和利用方式。这种转变的驱动力来自于对网络边缘人工智能、传感器与云端互连以及弹性安全日益增长的需求。 FPGA凭借其无与伦比的灵活性和性能引领着这一变革。从数据中心到网络边缘设备,这些多功能器件正被集成到广泛的应用中,实现更高效、更强大的计算解决方案。FPGA提供的加速处理能力和适应性,再加上人工智能(AI)技术的进步
  • 32.768Khz在电路中的作用
    32.768Khz在电路中的作用
    32.768Khz频率在电路设计中被广泛采用,主要是因为其特殊的数学特性。这个频率值经过简单的分频处理,可以方便地得到各种常用的时间基准。例如,通过合适的电路对其进行15次二分频,可以精确地产生1Hz的信号,这对于以秒为单位的计时功能实现非常关键。
  • FPGA Signal tap 逻辑分析仪使用教程
    FPGA Signal tap 逻辑分析仪使用教程
    本系列将带来FPGA的系统性学习,从最基本的数字电路基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会。
  • 最实用的Modelsim使用教程
    最实用的Modelsim使用教程
    今天给大侠带来最实用的Modelsim初级使用教程,话不多说,上货。Modelsim仿真工具是Model公司开发的。它支持Verilog、VHDL以及他们的混合仿真,它可以将整个程序分步执行,使设计者直接看到他的程序下一步要执行的语句,而且在程序执行的任何步骤任何时刻都可以查看任意变量的当前值,可以在Dataflow窗口查看某一单元或模块的输入输出的连续变化等,比quartus自带的仿真器功能强大的多,是目前业界最通用的仿真器之一。
    1244
    12/10 13:34
  • Xilinx PCIe高速接口入门实战(二)
    Xilinx PCIe高速接口入门实战(二)
    本文详细介绍7 Series Intergrated Block for PCI ExpressPCIe硬核IP接口功能描述及PCIe配置空间相关内容。

正在努力加载...