AG32引脚的上下拉的实现及驱动能力设置
对于MCU开发者,端口的上下拉再熟悉不过了。硬件的设计人员也会特别关注每一个引脚的上电默认电平。但是AG32的大部分端口在程序加载前是floating状态的。复位结束后,FPGA的配置程序开始从flash里加载,加载时间随着程序的大小略有区别,一般在20mS,也就是说,在上电复位后到端口上下拉起效,至少还有20多mS的不定状态。很多开发人员往往因为这短暂的20mS,导致系统无法启动,或者进入一个未知的状态。因此,一般建议设计人员对上电电平有要求的引脚外加适当的上下拉电阻。AG32内部的上下拉电阻的阻值在40k左右。